首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1054742
 
资料名称:MT48LC2M32B2TG-6
 
文件大小: 1818.27K
   
说明
 
介绍:
SDRAM|4X512KX32|CMOS|TSSOP|86PIN|PLASTIC
 
 


: 点此下载
  浏览型号MT48LC2M32B2TG-6的Datasheet PDF文件第1页
1
浏览型号MT48LC2M32B2TG-6的Datasheet PDF文件第2页
2
浏览型号MT48LC2M32B2TG-6的Datasheet PDF文件第3页
3
浏览型号MT48LC2M32B2TG-6的Datasheet PDF文件第4页
4

5
浏览型号MT48LC2M32B2TG-6的Datasheet PDF文件第6页
6
浏览型号MT48LC2M32B2TG-6的Datasheet PDF文件第7页
7
浏览型号MT48LC2M32B2TG-6的Datasheet PDF文件第8页
8
浏览型号MT48LC2M32B2TG-6的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
5
64mb: x32 sdram micron 技术, inc., reserves 这 正确的 至 改变 产品 或者 规格 没有 注意.
64msdramx32_5.p65 – rev. b; pub. 6/02 ©2002, micron 技术, 公司
64mb: x32
SDRAM
管脚 描述
管脚 号码 标识 类型 描述
68 CLK 输入 时钟: clk 是 驱动 用 这 系统 时钟. 所有 sdram 输入 信号 是
抽样 在 这 积极的 边缘 的 clk. clk 也 increments 这 内部的 burst
计数器 和 控制 这 输出 寄存器.
67 CKE 输入 时钟 使能: cke activates (高) 和 deactivates (低) 这 clk 信号.
deactivating 这 时钟 提供 precharge 电源-向下 和 自 refresh
运作 (所有 banks 空闲), 起作用的 电源-向下 (行 起作用的 在 任何 bank) 或者
时钟 suspend 运作 (burst/进入 在 progress). cke 是 同步的
除了 之后 这 设备 enters 电源-向下 和 自 refresh 模式, 在哪里
cke 变为 异步的 直到 之后 exiting 这 一样 模式. 这 输入
缓存区, 包含 clk, 是 无能 在 电源-向下 和 自 refresh
模式, 供应 低 备用物品 电源. cke 将 是 系 高.
20 CS# 输入 碎片 选择: cs# 使能 (注册 低) 和 使不能运转 (注册 high) 这
command 解码器. 所有 commands 是 masked 当 cs# 是 注册 高.
cs# 提供 为 外部 bank 选择 在 系统 和 多样的 banks.
cs# 是 考虑 部分 的 这 command 代号.
17, 18, 19 we#, cas#, 输入 command 输入: we# , cas#, 和 ras# (along 和 cs#) 定义 这
RAS# command 正在 entered.
16, 71, 28, 59 dqm0- 输入 输入/输出 掩饰: dqm 是 抽样 高 和 是 一个 输入 掩饰 信号
DQM3 为 写 accesses 和 一个 输出 使能 信号 为 读 accesses. 输入 数据
是 masked 在 一个 写 循环. 这 输出 缓存区 是 放置 在 一个 高-z
状态 (二-时钟 latency) 在 一个 读 循环. dqm0 corresponds 至 dq0-
dq7; dqm1 corresponds 至 dq8-dq15; dqm2 corresponds 至 dq16-dq23;
和 dqm3 corresponds 至 dq24-dq31. dqm0-dqm3 是 考虑 一样
状态 当 关联 作 dqm.
22, 23 ba0, ba1 输入 bank 地址 输入(s): ba0 和 ba1 定义 至 这个 bank 这 起作用的, 读,
写 或者 precharge command 是 正在 应用.
25-27, 60-66, 24 a0-a10 输入 地址 输入: a0-a10 是 抽样 在 这 起作用的 command (行-
地址 a0-a10) 和 读/写 command (column-地址 a0-a7 和 a10
defining 自动 precharge) 至 选择 一个 location 输出 的 这 记忆 排列 在
这 各自的 bank. a10 是 抽样 在一个 prechargecommand 至
决定 如果 所有 banks 是 至 是 precharged (a10 高) 或者 bank 选择 用
ba0, ba1 (低). 这 地址 输入 也 提供 这 运算-代号 在 一个 加载
模式 寄存器 command.
2, 4, 5, 7, 8, 10, 11, 13, dq0-dq31 输入/ 数据 i/os: 数据 总线.
74, 76, 77, 79, 80, 82, 83, 输出
85, 31, 33, 34, 36, 37, 39,
40, 42, 45, 47, 48, 50, 51,
53, 54, 56
14,21,30,57,69,70,73 NC 非 连接: 这些 管脚 应当 是 left unconnected. 管脚 70 是 保留
为 sstl 涉及 电压 供应.
3, 9, 35, 41, 49, 55, 75, 81 V
DD
Q 供应 DQ电源 供应: 分开的 在 这 消逝 为 改进 噪音 免除.
6, 12, 32, 38, 46, 52, 78, 84 V
SS
Q 供应 DQ地面: 提供 分开的 地面 至 dqs 为 改进 噪音 免除.
1, 15, 29, 43 V
DD
供应 电源 供应: +3.3v ±0.3v. (看 便条 27 在 页 35.)
44, 58, 72, 86 V
SS
供应 地面.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com