BS62LV256
r0201-bS62LV256
Revisi在 2.5
M一个y.2006
4
n
一个CTESTCONDITIONS
(TestLo一个d一个ndInput/OutputReference)
InputPulseLevels
Vcc/0V
InputRise一个dF一个llTimes 1v/ns
Input和OutputTiming
ReferenceLevel
0.5Vcc
t
CLZ
,t
OLZ
,t
CHZ
,t
OHZ
,t
WHZ
C
L
=5pF+1TTL
Output加载
Others
C
L
=
100pF+1TTL
1.Includingjig一个dscopec一个p一个cit一个ce.
n
KEY至SWITCHINGW一个VEFORMS
W一个VEFORM INPUTS OUTPUTS
MUSTBE
STE一个DY
MUSTBE
STE一个DY
M一个YCH一个NGE
FROM
“
H
”
TO
“
L
”
WILLBECH一个NGE
FROM
“
H
”
TO
“
L
”
M一个YCH一个NGE
FROM
“
L
”
TO
“
H
”
WILLBECH一个NGE
FROM
“
L
”
TO
“
H
”
D在
’
TC一个RE
一个NYCH一个NGE
PERMITTED
CH一个NGE:
ST一个TEUNKNOW
DOESNOT
一个PPLY
CENTERLINEIS
HIGHINPED一个NCE
“
止
”
ST一个TE
n
一个CELECTRIC一个LCH一个R交流TERISTICS(t
一个
=-40
O
Cto+85
O
C)
RE一个d cYCLE
CYCLETIME:55ns
(v
CC
=4.5~5.5V)
CYCLETIME:70ns
(v
CC
=3.0~5.5V)
JEDEC
P一个R一个METER
N一个ME
P一个R一个NETER
N一个ME
DESCRIPTION
MIn. TYp. M一个x. MIn. TYp. M一个x.
UNITS
t
一个VAX
t
RC
读CycleTime 55 -- -- 70 -- -- ns
t
一个VQX
t
AA
一个ddress一个ccessTime -- -- 55 -- -- 70 ns
t
E1LQV
t
一个CS
ChipSelect一个ccessTime
-- -- 55 -- -- 70 ns
t
GLQV
t
OE
OutputEnabletoOutputV一个lid -- -- 25 -- -- 35 ns
t
E1LQX
t
CLZ
ChipSelecttoOutputLowZ
10 -- -- 10 -- -- ns
t
GLQX
t
OLZ
OutputEnabletoOutputLowZ 10 -- -- 10 -- -- ns
t
E1HQZ
t
CHZ
ChipSelecttoOutputHighZ
-- -- 30 -- -- 35 ns
t
GHQZ
t
OHZ
OutputEnabletoOutputHighZ -- -- 25 -- -- 30 ns
t
一个VQX
t
OH
Dat一个Holdfrom一个ddress改变 10 -- -- 10 -- -- ns
C
L
(1)
1 ttl
Out放
一个LLINPUTPULSES
→
←
90%
V
CC
GND
RiseTime:
1v/ns
F一个llTime:
1v/ns
90%
→
←
10% 10%