首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1055227
 
资料名称:S5933
 
文件大小: 164.62K
   
说明
 
介绍:
AMCC
 
 


: 点此下载
  浏览型号S5933的Datasheet PDF文件第6页
6
浏览型号S5933的Datasheet PDF文件第7页
7
浏览型号S5933的Datasheet PDF文件第8页
8
浏览型号S5933的Datasheet PDF文件第9页
9

10
浏览型号S5933的Datasheet PDF文件第11页
11
浏览型号S5933的Datasheet PDF文件第12页
12
浏览型号S5933的Datasheet PDF文件第13页
13
浏览型号S5933的Datasheet PDF文件第14页
14
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
6290 sequence 驱动, san diego, 加利福尼亚 92121-4358 800-755-2622
10
S5933
32-位 pci “matchmaker”
PTBURST#
输出
通过-thru burst
. informs 这 增加-在 总线 这 电流 通过-thru 区域 解码 pci 总线
循环 是 一个 burst 进入.
PTRDY#
通过-thru 读y
. 这个 输入 indicates 当 增加-在 逻辑 有 完成 一个 通过-thru
循环 和 另一 将 是 initiated.
ptnum[1:0]
输出
通过-thru 号码
. identifies 这个 的 这 四 通过-thru regions 这 host 读/写 是
requesting. 仅有的 有效的 为 这 持续时间 的 pTAtn#. 00 = 根基 地址 寄存器 1, 01 =
根基 地址 寄存器 2, 10 = 根基 地址 寄存器 3, 11 = 根基 地址 寄存器 4.
ptbe[3:0]#
输出
通过-thru 字节 使能
. 在 一个 pci 至 通过-thru 读, indicates 这个 字节 的 一个
dword 是 至 是 写 在. 在 一个 pci 至 通过-thru 写, indicates 这个 字节 的 一个
dword 是 有效的 至 读. ptbe[3:0]# 是 仅有的 有效的 当 pTAtn# 是 asserted.
PTADR#
通过-thru 地址
. 当 asserted, 这 32-位 通过-thru 地址 寄存器 内容 是 驱动
面向 这 dq[31:0] 总线. 所有 其它 增加-在 控制 信号 必须 是 inactive 在 这
assertion 的 ptadr#.
PTWR
输出
通过-thru 写
. 这个 信号 indicates 这 电流 pci 至 通过-thru 总线 transaction 是 一个
读 或者 写 循环.Valid 仅有的 当 pTAtn# 是 起作用的.
SYSRST#
输出
系统 重置
. 一个 起作用的-低 缓冲 pci 总线 rst# 输出 信号. 这 信号 是 asynchro-
nous 和 能 是 asserted 通过 软件 从 这 pci host 接口.
BPCLK
输出
缓冲 pci 时钟
. 这个 输出 是 一个 缓冲 表格 的 这 pci 总线 时钟 和 有 所有 的 这
behavioral 特性 的 这 pci 时钟 (i.e., 直流-至-33 mhz 能力).
IRQ#
输出
中断 要求
. 这个 输出 信号 增加-在 逻辑 一个 重大的 事件 有 occurred 作 一个
结果 的 activity 在里面 这 s5933.
FLT#
Float
. floats 所有 s5933 输出 信号 当 asserted. 这个 信号 是 连接 至 一个 inter-
nal 拉-向上 resistor.
SNV
串行 非-Volatile 设备.
这个 输入, 当 高, indicates 那 一个 串行 激励 设备 或者
那 非 激励 设备 在 呈现. 当 这个 管脚 是 low, 一个 字节-宽 激励 设备 是 呈现.
WRFIFO#
写 先进先出.
这个 信号 提供 一个 方法 至 直接地 写 这 先进先出 没有 having 至
发生 这 select# 信号 或者 这 adr[6:2] 值 的 [01000b] 至 进入 这 先进先出.
进入 宽度 是 也 32 位 或者 16 位 取决于 在 这 数据 总线 大小 有. 这个 sig-
nal 是 将 为 implementing pci dma transfers 和 这 增加-在 系统. 这个 管脚
有 一个 内部的 拉-向上 resistor.
RDFIFO#
读 先进先出.
这个 信号 提供 一个 方法 至 直接地 读 这 先进先出 没有 having 至
发生 这 select# 信号 或者 这 adr[6:2] 值 的 [01000b] 至 进入 这 先进先出.
进入 宽度 是 也 32 位 或者 16 位 取决于 在 这 数据 总线 大小 定义 用 这
模式 管脚. 这个 信号 是 将 为 implementing pci dma transfers 和 这 增加-在
系统. 这个 管脚 有 一个 内部的 拉-向上 电阻.
WRFULL
输出
写 先进先出 全部.
这个 管脚 indicates whether 这 增加-在-至-pci 总线 先进先出 是 能 至
接受 更多 数据. 这个 管脚 是 将 至 是 使用 至 执行 dma 硬件 在 这
增加-在 系统 总线. 一个 逻辑 低 输出 从 这个 管脚 能 是 使用 至 代表 一个 dma
写 (增加-在-至-pci 先进先出) 要求.
RDEMTPY
输出
读 先进先出 empty.
这个 管脚 indicates whether 这 读 先进先出 (pci-至-增加-在 先进先出) con-
tains 数据. 这个 管脚 是 将 至 是 使用 用 这 增加-在 系统 至 控制 dma transfers
从 这 pci 总线 至 这 增加-在 系统 总线. 一个 逻辑 低 从 这个 管脚 能 是 使用 至 rep-
resent 一个 dma (pci-至-增加-在 先进先出) 要求.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com