首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:1078738
 
资料名称:TMS320VC5416PGE-160 
 
文件大小: 1359674K
   
说明
 
介绍:
32-Bit Digital Signal Processor 
 
 


: 点此下载
  浏览型号TMS320VC5416PGE-160 的Datasheet PDF文件第5页
5
浏览型号TMS320VC5416PGE-160 的Datasheet PDF文件第6页
6
浏览型号TMS320VC5416PGE-160 的Datasheet PDF文件第7页
7
浏览型号TMS320VC5416PGE-160 的Datasheet PDF文件第8页
8

9
浏览型号TMS320VC5416PGE-160 的Datasheet PDF文件第10页
10
浏览型号TMS320VC5416PGE-160 的Datasheet PDF文件第11页
11
浏览型号TMS320VC5416PGE-160 的Datasheet PDF文件第12页
12
浏览型号TMS320VC5416PGE-160 的Datasheet PDF文件第13页
13
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个

   
sprs095e – march 1999 – 修订 将 2000
9
邮递 办公室 盒 1443
houston, 德州 77251–1443
终端 功能 (持续)
终端
名字
descriptioni/o
终端
名字
descriptioni/o
host-端口 接口 信号
HD0–HD7
‡§
i/o/z
并行的 双向的 数据 总线. 这 hpi 数据 总线 是 使用 用 一个 host 设备 总线 至 exchange 信息 和 这
hpi 寄存器. 这些 管脚 能 也 是 使用 作 一般-目的 i/o 管脚. hd0–hd7 是 放置 在 这
高-阻抗 状态 当 不 outputting 数据 或者 当 止
是 低. 这 hpi 数据 总线 包含 总线 holders 至
减少 这 静态的 电源 消耗 造成 用floating, unused 管脚. 当 这 hpi 数据 总线 是 不 正在 驱动
用 这 ’5416, 这 总线 holders 保持 这 管脚 在 这 previous 逻辑 水平的. 这 hpi 数据 总线 holders 是 无能
在 重置 和 能 是 使能/无能 通过 这 hbh 位 的 这 bscr.
HCNTL0
HCNTL1
I
控制输入. hcntl0 和 hcntl1 选择 一个 host 进入 至 一个 的 这 三 hpi 寄存器. 这 控制 输入
有 内部的 拉-ups 那 是 仅有的 使能 当 hpiena = 0. 这些 管脚 是 不 使用 当 hpi16 = 1.
HBIL
I
字节 identification. hbil identifies 这 第一 或者 第二 字节 的 转移. 这 hpil 输入 有 一个 内部的 pullup
电阻 那 是 仅有的 使能 当 hpiena = 0. 这个 管脚 是 不 使用 当 hpi16 = 1.
HCS
‡¶
I
碎片 选择. hcs是 这 选择 输入 为 这 hpi 和 必须 是 驱动 低 在 accesses. 这 碎片 选择 输入
有 一个 内部的 pullup 电阻 那 是 仅有的 使能 当 hpiena = 0.
HDS1
‡¶
HDS2
‡¶
I
数据 strobe. hds1和 hds2是 驱动 用 这 host 读 和 写 strobes 至 控制 这 转移. 这 strobe
输入 有 内部的 pullup 电阻器 那 是 仅有的 使能 当 hpiena = 0.
‡¶
I
地址 strobe. host 和 多路复用 地址 和 数据 管脚 需要 有至 获得 这 地址 在 这 hpia
寄存器. 有
输入 有 一个 内部的 pullup 电阻 那 是 仅有的 使能 当 hpiena = 0.
hr/w
I
读/写. hr/w控制 这 方向 的 这 hpi 转移. hr/w有 一个 内部的 pullup 电阻 那 是 仅有的
使能 当 hpiena = 0.
HRDY o/z
准备好 输出. hrdy 变得 在 这 高-阻抗 状态 当 止是 低. 这 准备好 输出 informs 这 host
当 这 hpi 是 准备好 为 这 next 转移.
HINT o/z
中断 输出. 这个 输出 是 使用 至 中断 这 host. 当 这 dsp 是 在 重置, hint是 驱动 高
.
HINT
变得 在 这 高-阻抗 状态 当 止
是 低. 这个 管脚 是 不 使用 当 hpi16 = 1.
HPIENA
#
I
hpi 单元 选择. hpiena 必须 是 系 至 dv
DD
至 有 hpi 选择. 如果 hpiena 是 left 打开 或者 连接
至 地面, 这 hpi 单元 是 不 选择, 内部的 pullup 为 这 hpi 输入 管脚 是 使能, 和 这 hpi 数据
总线 有 holders 设置. hpiena 是 提供 和 一个 内部的 pulldown 电阻 那 是 起作用的 仅有的 当 rs
是 低.
hpiena 是 抽样 当 rs
变得 高 和 是 ignored 直到 rs 变得 低 又一次.
HPI16
#
I hpi16 模式 选择.
供应 pns
CV
SS
S 地面. 专心致志的 地面 为 这 核心 cpu.
CV
DD
S +V
DD
. 专心致志的 电源 供应 为 这 核心 cpu.
DV
SS
S 地面. 专心致志的 地面 为 i/o 管脚.
DV
DD
S +V
DD
. 专心致志的 电源 供应 为 i/o 管脚.
i = 输入, o = 输出, z = 高-阻抗, s = 供应
这些 管脚 有 施密特 触发 输入.
§
这个 管脚 有 一个 内部的 总线 holder 控制 用 方法 的 这 bscr 寄存器.
这个 管脚 有 一个 内部的 pullup 电阻.
#
这个 管脚 有 一个 内部的 pulldown 电阻.
产品 预告(展)
这个 材料 版权 用 它的 各自的 生产者
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com