–2–
rev. b
AD1855–SPECIFICATIONS
测试 情况 除非 否则 指出
供应 电压 (av
DD
, dv
DD
) +5.0 v
包围的 温度 +25
°
C
输入 时钟 24.576 mhz (512
×
F
S
模式)
输入 信号 1.0013 khz
–0.5 db 全部 规模
输入 样本 比率 48 khz
度量 带宽 20 hz 至 20 khz
文字 宽度 20 位
加载 阻抗 6 k
Ω
输入 电压 hi 4.0 v
输入 电压 lo 0.8 v
效能 的 正确的 和 left 途径 是 完全同样的 (独有的 的 这 interchannel 增益 mismatch 和 interchannel 阶段 背离 规格).
相似物 效能
最小值 典型值 最大值 单位
决议 20 位
动态 范围 (20 hz 至 20 khz, –60 db 输入)
非 过滤 110 dB
和 一个-weighted 过滤 108 113 dB
总的 调和的 扭曲量 + 噪音 –97 –91 dB
0.0014 %
相似物 输出
差别的 输出 范围 (
±
全部 规模) 5.6 v p-p
输出 阻抗 在 各自 输出 管脚 200
Ω
输出 电容 在 各自 输出 管脚 20 pF
CMOUT 2.5 V
增益 错误 –5.0
±
3.0 +5.0 %
interchannel 增益 mismatch –0.15 +0.15 dB
增益 逐渐变化 150 300 ppm/
°
C
interchannel 串扰 (eiaj 方法) –120 dB
interchannel 阶段 背离
±
0.1 Degrees
沉默的 attenuation –120 dB
de-emphasis 增益 错误
±
0.1 dB
数字的 定时 (有保证的 在 0
c 至 +70
c, av
DD
= dv
DD
= +5.0 v
10%)
最小值 最大值 单位
t
DMP
mclk 时期 (512
F
S
模式) 35 ns
t
DMP
mclk 时期 (384 f
S
模式) 48 ns
t
DMP
mclk 时期 (256 f
S
模式) 70 ns
t
DML
mclk lo pulsewidth (所有 模式) 0.4
×
t
DMP
ns
t
DMH
mclk hi pulsewidth (所有 模式) 0.4
×
t
DMP
ns
t
DBH
bclk hi pulsewidth 20 ns
t
DBL
bclk lo pulsewidth 20 ns
t
DBP
bclk 时期 140 ns
t
DLS
L
R
clk 建制 20 ns
t
DLH
L
R
clk 支撑 (dsp 串行 端口 模式 仅有的) 5 ns
t
DDS
sdata 建制 5 ns
t
DDH
sdata 支撑 10 ns
t
PDRP
PD
/
RST
lo pulsewidth 4 mclk 时期 ns