首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:124140
 
资料名称:ADP3180JRU-REEL
 
文件大小: 529.78K
   
说明
 
介绍:
6-Bit Programmable 2-, 3-, 4-Phase Synchronous Buck Controller
 
 


: 点此下载
  浏览型号ADP3180JRU-REEL的Datasheet PDF文件第4页
4
浏览型号ADP3180JRU-REEL的Datasheet PDF文件第5页
5
浏览型号ADP3180JRU-REEL的Datasheet PDF文件第6页
6
浏览型号ADP3180JRU-REEL的Datasheet PDF文件第7页
7

8
浏览型号ADP3180JRU-REEL的Datasheet PDF文件第9页
9
浏览型号ADP3180JRU-REEL的Datasheet PDF文件第10页
10
浏览型号ADP3180JRU-REEL的Datasheet PDF文件第11页
11
浏览型号ADP3180JRU-REEL的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
ADP3180
–8–
这 pwm 输出 变为 逻辑-水平的 设备 once 正常的
运作 开始. 这 发现 是 正常的 和 是 将 为 driv-
ing 外部 门 驱动器, 此类 作 这 adp3418. 自从 各自 阶段
是 监控 independently, 运作 approaching 100% 职责
循环 是 可能. 也, 更多 比 一个 输出 能 是 在 在 一个 时间
为 overlapping 阶段.
主控 时钟 频率
这 时钟 频率 的 这 adp3180 是 设置 和 一个 外部
电阻 连接 从 这 rt 管脚 至 地面. 这 频率 fol-
lows 这 图表 在 tpc 1. 至 决定 这 频率 每 阶段,
这 时钟 是 分隔 用 这 号码 的 阶段 在 使用. 如果 pwm4 是
grounded, 分隔 这 主控 时钟 用 3 为 这 频率 的 这
remaining 阶段. 如果 pwm3 和 pwm4 是 grounded, 分隔 用 2.
如果 所有 阶段 是 在 使用, 分隔 用 4.
输出 电压 差别的 感觉到
这 adp3180 结合 差别的 感觉到 和 一个 高 精度
vid dac 和 涉及 和 一个 低 补偿 错误 amplifi er 至 主要的-
tain 一个 worst-情况 specifi cation 的 ±10 mv 差别的 感觉到
错误 和 一个 vid 输入 的 1.6000 v 在 它的 全部 运行 输出
voltage 和 温度 范围. 这 输出 电压 是 sensed 在
这 fb 和 fbrtn 管脚. fb 应当 是 连接 通过 一个
电阻 至 这 规章制度 要点, 通常地 这 偏远的 sense 管脚 的
这 微处理器. fbrtn 应当 是 连接 直接地 至 这
偏远的 sense 地面 要点. 这 内部的 vid dac 和 精确
涉及 是 关联 至 fbrtn, 这个 有 一个 minimal 电流
的 90 µa 至 准许 精确 偏远的 感觉到. 这 内部的 错误
amplifier比较 这 输出 的 这 dac 至 这 fb 管脚 至 regu-
late 这 输出 电压.
输出 电流 感觉到
这 adp3180 提供 一个 专心致志的 电流 sense amplifi er
(csa) 至 监控 这 总的 输出 电流 为 恰当的 电压
安置 相比 加载 电流 和 为 电流 限制 发现.
感觉到 这 加载 电流 在 这 输出 给 这 总的 平均
电流 正在 delivered 至 这 加载, 这个 是 一个 本质上 更多
精确 方法 比 顶峰 电流 发现 或者 抽样 这
电流 横过 一个 sense 元素 此类 作 这 低 一侧 场效应晶体管.
这个 amplifi er 能 是 confi gured 一些 方法, 取决于 在 这
objectives 的 这 系统:
输出 inductor 等效串联电阻 感觉到 没有 thermistor 为 最低 费用
输出 inductor 等效串联电阻 感觉到 和 thermistor 为 改进
精度 和 追踪 的 inductor 温度
sense 电阻器 为 最高的 精度 度量
这 积极的 输入 的 这 csa 是 连接 至 这 csref 管脚,
这个 是 连接 至 这 输出 电压. 这 输入 至 这
amplifi er 是 summed 一起 通过 电阻器 从 这 感觉到
元素 (此类 作 这 转变 node 一侧 的 这 输出 inductors)
至 这 反相的 输入, cssum. 这 反馈 电阻 在
cscomp 和 cssum sets 这 增益 的 这 amplifi er, 和 一个 fi lter
电容 是 放置 在 并行的 和 这个 电阻. 这 增益 的 这
amplifi er 是 可编程序的 用 调整 这 反馈 电阻 至
设置 这 加载 线条 必需的 用 这 微处理器. 这 电流
信息 是 然后 给 作 这 区别 的 csref – cscomp.
这个 区别 信号 是 使用 内部 至 补偿 这 vid dac
为 voltage 安置 和 作 一个 差别的 输入 为 这 电流
限制 比较器.
提供 这 最好的 精度 为 这 感觉到 的 电流, 这 csa
有 被 设计 至 有 一个 低 补偿 输入 电压. 也, 这
感觉到 增益 是 决定 用 外部 电阻器 所以 那 它 能 是
制造 极其 精确.
起作用的 阻抗 控制 模式
为 controlling 这 动态 输出 电压 droop 作 一个 函数
的 输出 电流, 一个 信号 均衡的 至 这 总的 输出 cur-
rent 在 这 cscomp 管脚 能 是 scaled 至 是 equal 至 这 droop
阻抗 的 这 调整器 时间 这 输出 电流. 这个 droop
电压 是 然后 使用 至 设置 这 输入 控制 电压 至 这 系统.
这 droop 电压 是 subtracted 从 这 dac 涉及 输入
电压 直接地 至 tell 这 错误 amplifi er 在哪里 这 输出 volt-
age 应当 是. 这个 differs 从 previous implementations 和
准许 增强 喂养-向前 回馈.
电流 控制 模式 和 热的 balance
这 adp3180 有 单独的 输入 那 是 使用 为 monitoring
这 电流 在 各自 阶段. 这个 信息 是 联合的 和 一个
内部的 ramp 至 create 一个 电流 保持平衡 反馈 系统 那
有 被 优化 为 最初的 电流 balance 精度 和
动态 热的 保持平衡 在 运作. 这个 电流 bal-
ance 信息 是 独立 的 这 平均 输出 电流
信息 使用 为 安置 描述 先前.
这 巨大 的 这 内部的 ramp 能 是 设置 至 优化 这
瞬时 回馈 的 这 系统. 它 也 monitors 这 供应 volt-
age 为 喂养-向前 控制 为 改变 在 这 供应. 一个
电阻 连接 从 这 电源 输入 电压 至 这
rampadj 管脚 确定 这 斜度 的 这 内部的 pwm ramp.
详细地 信息 关于 程序编制 这 ramp 是 给 在
这 应用 信息 部分.
外部 电阻器 能 是 放置 在 序列 和 单独的 阶段
至 create 一个 intentional 电流 imbalance 如果 desired, 此类 作
当 一个 阶段 将 有 更好的 冷却 和 能 支持 高等级的
电流. 电阻器 r
SW1
通过 r
SW4
(看 这 典型 应用
电路 在 图示 4) 能 是 使用 为 调整 热的 balance. 它
是 最好的 至 有 这 能力 至 增加 这些 电阻器 在 这 最初的
设计, 所以 制造 确信 placeholders 是 提供 在 这 布局.
增加 这 电流 在 任何 给 阶段, 制造 r
SW
为 那
阶段 大 (制造 r
SW
= 0 为 这 hottest 阶段 和 做 不
改变 在 保持平衡). 增加 r
SW
至 仅有的 500
W
制造 一个 substantial 增加 在 阶段 电流. 增加 各自 r
SW
value 用 小 amounts 至 达到 balance, 开始 和 这 cool-
est 阶段 first.
电压 控制 模式
一个 高 增益-带宽 电压 模式 错误 amplifi er 是 使用 为
这 电压-模式 控制 循环. 这 控制 输入 电压 至 这
积极的 输入 是 设置 通过 这 vid 6-位 逻辑 代号 符合 至 这
电压 列表 在 表格 i. 这个 电压 是 也 补偿 用 这 droop
电压 为 起作用的 安置 的 这 输出 电压 作 一个 函数
的 电流, commonly 知道 作 起作用的 电压 安置. 这
输出 的 这 amplifi er 是 这 竞赛 管脚, 这个 sets 这 termina-
tion 电压 为 这 内部的 pwm ramps.
这 负的 输入 (fb) 是 系 至 这 输出 sense location 和
一个 电阻 r
B
和 是 使用 为 感觉到 和 controlling 这 输出
电压 在 这个 要点. 一个 电流 源 从 这 fb 管脚 flowing
通过 r
B
是 使用 为 设置 这 非-加载 补偿 电压 从 这
vid 电压. 这 非-加载 电压 将 是 负的 和 遵守 至
这 vid dac. 这 主要的 循环 补偿 是 组成公司的 在
这 反馈 网络 在 fb 和 竞赛.
软-开始
这 电源-在 ramp 向上 时间 的 这 输出 电压 是 设置 和 一个
电容 和 电阻 在 并行的 从 这 延迟 管脚 至 地面.
这 rc 时间 常量 也 确定 这 电流 限制 获得-止
时间 作 explained 在 这 下列的 部分. 在 uvlo 或者 当
rev. 0
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com