首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:21219
 
资料名称:IDT72V36110L10PF
 
文件大小: 567.57K
   
说明
 
介绍:
3.3 VOLT HIGH-DENSITY SUPERSYNC⑩ II 36-BIT FIFO
 
 


: 点此下载
  浏览型号IDT72V36110L10PF的Datasheet PDF文件第1页
1
浏览型号IDT72V36110L10PF的Datasheet PDF文件第2页
2
浏览型号IDT72V36110L10PF的Datasheet PDF文件第3页
3
浏览型号IDT72V36110L10PF的Datasheet PDF文件第4页
4

5
浏览型号IDT72V36110L10PF的Datasheet PDF文件第6页
6
浏览型号IDT72V36110L10PF的Datasheet PDF文件第7页
7
浏览型号IDT72V36110L10PF的Datasheet PDF文件第8页
8
浏览型号IDT72V36110L10PF的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
5
商业的 和 工业的
温度 范围
idt72v3640/50/60/70/80/90/110 3.3v 高 密度 supersync ii
TM
36-位 先进先出
1,024 x 36, 2,048 x 36, 4,096 x 36, 8,192 x 36, 16,384 x 36, 32,768 x 36, 65,536 x 36, 131,072 x 36

标识 名字 i/o 描述
D
0
–D
35
数据 输入 I 数据 输入 为 一个 36-, 18- 或者 9-位 总线. 当 在 18- 或者 9-bit mode, 这 unused 输入 管脚 是 在 一个 don’t 小心 state.
MRS
主控 重置 I
MRS
initializes 这 读 和 写 pointers 至 零 和 sets 这 输出 寄存器 至 所有 zeroes. 在 主控 重置, 这
先进先出 是 配置 为 也 fwft 或者 idt 标准 模式, 总线-相一致 配置, 一个 的 第八 可编程序的
标记 default settings, 串行 或者 并行的 程序编制 的 这 补偿 settings, big-endian/little-endian format,
latency 定时 模式, interspersed parity, 和 同步的 相比 异步的 可编程序的 标记 定时 模式.
PRS
partial 重置 I
PRS
initializes 这 读 和 写 pointers 至 零 和 sets 这 输出 寄存器 至 所有 zeroes. 在 partial 重置, 这
存在 模式 (idt 或者 fwft), 程序编制 方法 (串行 或者 并行的), 和 可编程序的 标记 settings 是 所有 retained.
RT
Retransmit I
RT
asserted 在 这 rising 边缘 的 rclk initializes 这 读 pointer 至 零, sets 这
EF
标记 至 低 (
或者
至 高
在 fwft 模式) 和 做 不 disturb 这 写 pointer, 程序编制 方法, 存在 定时 模式 或者 可编程序的
标记 settings.
RT
是 有用的 至 reread 数据 从 这 第一 物理的 location 的 这 先进先出.
fwft/si 第一 文字 下降 I 在 主控 重置, 选择 第一 文字 下降 通过 或者 idt 标准 模式. 之后 主控 重置, 这个 管脚
通过/串行 功能 作 一个 串行 输入 为 加载 补偿 寄存器.
OW
(1)
输出 宽度 I 这个 管脚, along 和 iw 和 bm, 选择 这 总线 宽度 的 这 读 端口. 看 表格 1 为 总线 大小 配置.
IW
(1)
输入 宽度 I 这个 管脚, along 和 ow 和 mb, 选择 这 总线 宽度 的 这 写 端口. 看 表格 1 为 总线 大小 配置.
BM
(1)
总线-相一致 I BM工作 和 iw 和 ow 至 选择 这 总线 sizes 为 两个都 写 和 读 端口. 看 表格 1 为 总线 大小 配置.
(1)
big-endian/ I 在 主控 重置, 一个 低 在
将 选择 big-endian 运作. 一个 高 在
在 主控 重置
little-endian 将 选择 little-endian format.
RM
(1)
retransmit 定时 I 在 主控 重置, 一个 低 在 rm 将 选择 零 latency retransmit 定时 模式. 一个 高 在 rm 将 选择
模式 正常的 latency 模式.
PFM
(1)
可编程序的 I 在 主控 重置, 一个 低 在 pfm 将 选择 异步的 可编程序的 标记 定时 模式. 一个 高 在 pfm
标记模式 将 选择 同步的 可编程序的 标记 定时 模式.
IP
(1)
interspersed parity I 在 主控 重置, 一个 低 在 ip 将 选择 非-interspersed parity 模式. 一个 高 将 选择 interspersedParity
模式. interspersed parity 控制 仅有的 有 一个 效应 在 并行的 程序编制 的 这 补偿 寄存器. 它 做 不 效应
这 数据 写 至 和 读 从 这 先进先出.
FSEL0
(1)
标记 选择 位 0 I 在 主控 重置, 这个 输入 along 和 fsel1 和 这
LD
管脚, 将 选择 这 default 补偿 值 为 这 可编程序的
flags
PAE
PAF
. 那里 是 向上 至 第八 可能 settings 有.
FSEL1
(1)
标记 选择 位 1 I 在 主控 重置, 这个 输入 along 和 fsel0 和 这
LD
管脚 将 选择 这 default 补偿 值 为 这 可编程序的
flags
PAE
PAF
. 那里 是 向上 至 第八 可能 settings 有.
WCLK 写 时钟 I 当 使能 用
WEN
, 这 rising 边缘 的 wclk 写 数据 在 这 先进先出 和 补偿 在 这 可编程序的 寄存器
为 并行的 程序编制, 和 当 使能 用
SEN
, 这 rising 边缘 的 wclk 写 一个 位 的 数据 在 这
可编程序的 寄存器 为 串行 程序编制.
WEN
写 使能 I
WEN
使能 wclk 为 writing 数据 在 这 先进先出 记忆 和 补偿 寄存器.
RCLK 读 时钟 I 当 使能 用
REN
, 这 rising 边缘 的 rclk 读 数据 从 这 先进先出 记忆 和 补偿 从 这 可编程序的
寄存器.
REN
读 使能 I
REN
使能 rclk 为 读 数据 从 这 先进先出 记忆 和 补偿 寄存器.
OE
输出 使能 I
OE
控制 这 输出 阻抗 的 q
n.
SEN
串行 使能 I
SEN
使能 串行 加载 的 可编程序的 标记 补偿.
LD
加载 I 这个 是 一个 双 目的 管脚. 在 主控 重置, 这 状态 的 这
LD
输入 along 和 fsel0 和 fsel1, 确定
一个 的 第八 default 补偿 值 为 这
PAE
PAF
flags, along 和 这 方法 用 这个 这些 补偿 寄存器 能
是 编写程序, 并行的 或者 串行 (看 表格 2). 之后 主控 重置, 这个 管脚 使能 writing 至 和 读 从 这
补偿 寄存器.
FF
/
IR
全部 标记/ O 在 这 idt 标准 模式, 这
FF
函数 是 选择.
FF
indicates whether 或者 输入 准备好 不 这 先进先出 记忆
是 全部. 在 这 fwft 模式, 这
IR
函数 是 选择.
IR
indicates whether 或者 不 那里 是 空间 有 为 writing
至 这 先进先出 记忆.
EF
/
或者
empty 标记/ O 在 这 idt 标准 模式, 这
EF
函数 是 选择.
EF
indicates whether 或者 不 这 先进先出 记忆 是 empty.
输出 准备好 在 fwft 模式, 这
或者
函数 是 选择.
或者
indicates whether 或者 不 那里 是 有效的 数据 有 在 这 输出.
PAF
可编程序的 O
PAF
变得 高 如果 这 号码 的 自由 locations 在 这 先进先出 记忆 是 更多 比 补偿 m, 这个 是 贮存 在 这
almost-全部 标记 全部 补偿 寄存器.
PAF
变得 低 如果 这 号码 的 自由 locations 在 这 先进先出 记忆 是 较少 比 或者 equal 至 m.
PAE
可编程序的 O
PAE
变得 低 如果 这 号码 的 words 在 这 先进先出 记忆 是 较少 比 补偿 n, 这个 是 贮存 在 这 empty 补偿
almost-empty 标记 寄存器.
PAE
变得 高 如果 这 号码 的 words 在 这 先进先出 记忆 是 更好 比 或者 equal 至 补偿 n.
HF
half-全部 标记 O
HF
indicates whether 这 先进先出 记忆 是 更多 或者 较少 比 half-全部.
Q
0
–Q
35
数据 输出 O 数据 输出 为 一个 36-, 18- 或者 9-位 总线. 当 在 18- 或者 9-bit mode, 这 unused 输出 管脚 是 在 一个 don’t 小心
状态. 输出 是 不 5v tolerant regardless 的 这 状态 的
OE
.
便条:
1. 输入 应当 不 改变 状态 之后 主控 重置.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com