首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:251825
 
资料名称:AD9806KST
 
文件大小: 134.6K
   
说明
 
介绍:
Complete 10-Bit 18 MSPS CCD Signal Processor
 
 


: 点此下载
  浏览型号AD9806KST的Datasheet PDF文件第1页
1
浏览型号AD9806KST的Datasheet PDF文件第2页
2

3
浏览型号AD9806KST的Datasheet PDF文件第4页
4
浏览型号AD9806KST的Datasheet PDF文件第5页
5
浏览型号AD9806KST的Datasheet PDF文件第6页
6
浏览型号AD9806KST的Datasheet PDF文件第7页
7
浏览型号AD9806KST的Datasheet PDF文件第8页
8
浏览型号AD9806KST的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
–3–
AD9806
ccd-模式 规格
参数 最小值 典型值 最大值 单位
电源 消耗量
V
DD
= 2.7 65 mW
V
DD
= 3.0 75 mW
V
DD
= 3.3 85 mW
最大 时钟 比率 18 MHz
CDS
增益 0dB
容许的 ccd 重置 瞬时
1
500 mV
最大值 输入 范围 在之前 饱和
1
1000 mv p-p
PGA
增益 控制 决议 10
增益 范围 (看 图示 5a 为 增益 曲线)
低 增益 (代号 95)
2
–1 0 +1 dB
最大值 增益 (1023)
2
32 33 34 dB
黑色 水平的 clamp
clamp 水平的 (选择 通过 串行 接口 e-reg)
clp0 (e-reg 00) 32 LSB
clp1 (e-reg 01) 48 LSB
clp2 (e-reg 10) 64 LSB
clp3 (e-reg 11) 16 LSB
信号-至-噪音 比率
3
(@ 低 pga 增益) 74 dB
定时 规格
4
pipeline 延迟 9 循环
内部的 时钟 延迟
5
(t
ID
)3ns
inhibited 时钟 时期 (t
INHIBIT
)10 ns
输出 延迟 (t
OD
)14.516ns
输出 支撑 时间 (t
支撑
)6 ns
adcclk, shp, shd 时钟 时期 47 55.6 ns
adcclk 高-水平的/低-水平的 20 28 ns
shp, shd 最小 pulsewidth 10 14 ns
shp rising 边缘 至 shd rising 边缘 20 28 ns
注释
1
输入 信号 特性 定义 作 跟随:
1v 最大值
输入
信号 范围
200mv 最大值
视力的
黑色 pixel
500mv 典型值
重置
瞬时
2
使用 equations 在 页 8 至 计算 增益.
3
snr = 20 log
10
(全部-规模 电压/rms 输出 噪音).
4
20 pf 加载; 定时 显示 在 图示 1.
5
内部的 aperture 延迟 为 真实的 抽样 边缘.
规格 主题 至 改变 没有 注意.
(t
最小值
至 t
最大值
, avdd = dvdd = 3.0 v, f
ADCCLK
= f
SHP
= f
SHD
= 18 mhz, 除非 否则 指出.)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com