rev. 0
–4–
AD9806–SPECIFICATIONS
aux-模式 规格
参数 最小值 典型值 最大值 单位
电源 消耗量
正常的 (d-reg 00) 50 mW
高-速 (d-reg 01) 95 mW
最大 时钟 比率
正常的 (d-reg 00) 18 MHz
高-速 (d-reg 01) 28.6 MHz
pga (增益 选择 通过 串行 接口 f-reg)
最大值 输入 范围 700 mv p-p
最大值 输出 范围 1000 mv p-p
增益 控制 决议 7 位
增益 范围
最小值 增益 (代号 128) –2 dB
最大值 增益 (代号 255) 15 dB
起作用的 clamp
clamp 水平的 (选择 通过 串行 接口 e-reg)
clp0 (e-reg 00) 32 LSB
clp1 (e-reg 01) 48 LSB
clp2 (e-reg 10) 64 LSB
clp3 (e-reg 11) 16 LSB
定时 规格
1
pipeline 延迟 9 循环
内部的 时钟 延迟 (t
ID
)
输出 延迟 (t
OD
) 14.5 16 ns
输出 支撑 时间 (t
支撑
)7 ns
注释
1
20 pf 加载; 定时 显示 在 图示 2.
规格 主题 至 改变 没有 注意.
auxmid-模式 规格
参数 最小值 典型值 最大值 单位
电源 消耗量 50 mW
最大 时钟 比率 18 MHz
pga (增益 选择 通过 串行 接口 f-reg)
最大值 输入 范围 700 mv p-p
最大值 输出 范围 1000 mv p-p
增益 控制 决议 9 位
增益 范围 (看 图示 5b 为 增益 曲线)
最小值 增益 (代号 512) –4 dB
最大值 增益 (代号 1023) 14 dB
midscale 补偿 水平的 (在 最大值 pga 增益) 462 512 562 LSB
定时 规格
1
pipeline 延迟 9 循环
内部的 时钟 延迟 (t
ID
)
输出 延迟 (t
OD
) 14.5 16 ns
输出 支撑 时间 (t
支撑
)7 ns
注释
1
20 pf 加载; 定时 显示 在 图示 2.
规格 主题 至 改变 没有 注意.
(t
最小值
至 t
最大值
, avdd = dvdd = 3.0 v, f
ADCCLK
= 18 mhz, 除非 否则 指出.)
(t
最小值
至 t
最大值
, avdd = dvdd = 3.0 v, f
ADCCLK
= 18 mhz, 除非 否则 指出.)