定义 的 包装 Pinouts
控制 信号
(所有 控制 信号 是 水平的 actuated)
CS
碎片 选择 (起作用的 低) 这 CS 将 使能 WR1
WR1
写 1 这 起作用的 低 WR1 是 使用 至 加载 这 数字的
数据 位 (di) 在 这 输入 latch 这 数据 在 这 输入 获得
是 latched 当 WR1
是 high 这 12-位 输入 获得 是 分割
在 二 latches 一个 holds 这 第一 8 bits 当 这 其它
holds 4 bits 这 字节 1Byte 2
控制 管脚 是 使用 至 选择
两个都 latches 当 字节 1Byte 2
是 高 或者 至 overwrite 这
4-位 输入 获得 当 在 这 低 state
字节 1Byte 2
字节 Sequence Control 当 这个 控制 是
high 所有 12 locations 的 这 输入 获得 是 enabled 当
low 仅有的 这 四 least 重大的 locations 的 这 输入 获得
是 enabled
WR2
写 2 (起作用的 低) 这 WR2 将 使能 XFER
XFER
转移 控制 信号 (起作用的 低) 这个 signal 在
结合体 和 WR2
导致 这 12-位 数据 这个 是
有 在 这 输入 latches 至 转移 至 这 DAC register
DI
0
至 DI
11
数字的 Inputs DI
0
是 这 least 重大的 数字的
输入 (lsb) 和 DI
11
是 这 大多数 重大的 数字的 输入
(msb)
I
OUT1
DAC 电流 输出 1 I
OUT1
是 一个 最大 为 一个
数字的 代号 的 所有 1s 在 这 DAC register 和 是 零 为 所有
0s 在 这 DAC register
I
OUT2
DAC 电流 输出 2 I
OUT2
是 一个 常量 minus
I
OUT1
orI
OUT1
一个
I
OUT2
e
常量 (为 一个 fixed 涉及
电压) 这个 常量 电流 是
V
REF
c
1
b
1
4096
J
分隔 用 这 涉及 输入 resistance
R
Fb
反馈 Resistor 这 反馈 电阻 是 提供
在 这 IC 碎片 为 使用 作 这 调往 反馈 电阻 为 这
外部 运算 放大 这个 是 使用 至 提供 一个 输出 电压
为 这 DAC 这个 在-碎片 电阻 应当 总是 是 使用
(不 一个 外部 电阻) 自从 它 matches 这 电阻器 在
这 在-碎片 r-2r ladder 和 轨道 这些 电阻器 在
temperature
V
REF
涉及 电压 Input 这个 输入 connects 一个 ex-
ternal 精确 电压 源 至 这 内部的 r-2r ladder
V
REF
能 是 选择 在 这 范围 的 10V 至
b
10V 这个
是 也 这 相似物 电压 输入 为 一个 4-quadrant 乘以
DAC application
V
CC
数字的 供应 Voltage 这个 是 这 电源 供应 管脚 为
这 part V
CC
能 是 从 5 V
直流
至 15 V
直流
运作 是
最佳的 为 15 V
直流
GND
管脚 3 和 12 的 这 DAC1208 DAC1209 和
DAC1210 必须 是 连接 至 ground 管脚 3 和 10 的
这 DAC1230 DAC1231 和 DAC1232 必须 是 连接
至 ground 它 是 重要的 那 I
输出
1
和 I
输出
2
是 在 地面
潜在的 为 电流 切换 applications 任何 区别
的 潜在的 (v
OS
在 这些 管脚) 将 结果 在 一个 线性
改变 的
V
OS
3V
REF
为 example 如果 V
REF
e
10V 和 这些 地面 管脚 是 9
mV 补偿 从 I
输出
1
和 I
输出
2
这 线性 改变 将 是
003%
定义 的 条款
Resolution
决议 是 定义 作 这 reciprocal 的 这
号码 的 分离的 步伐 在 这 DAC output 它 是 直接地
related 至 这 号码 的 switches 或者 位 在里面 这 DAC 为
example 这 DAC1208 有 2
12
或者 4096 步伐 和 因此
有 12-位 resolution
线性 Error
线性 错误 是 这 最大 背离
从 一个
笔直地 线条 passing 通过 这 endpoints 的 这
DAC 转移 典型的
它 是 量过的 之后 调整
为 零 和 全部-scale 线性 错误 是 一个 参数 intrinsic
至 这 设备 和 不能 是 externally adjusted
National’s 线性 测试 (一个) 和 这 最好的 笔直地 线条 测试 (b)
使用 用 其它 供应者 是 illustrated below 这 最好的
笔直地 线条 (b) 需要 一个 特定的 零 和 FS 调整
为 各自 part 这个 是 almost impossible 为 这 用户 至
determine 这 终止 要点 测试 使用 一个 标准 零 FS ad-
justment 程序 和 是 一个 更 更多 stringent 测试 为
DAC linearity
电源 供应 Sensitivity
电源 供应 敏锐的 是 一个
measure 的 这 效应 的 电源 供应 改变 在 这 DAC
全部-规模 output
安排好 Time
全部-规模 电流 安排好 时间 需要 零
至 全部-规模 或者 全部-规模 至 零 输出 change 安排好 时间
是 这 时间 必需的 从 一个 代号 转变 直到 这 DAC
输出 reaches 在里面
g
LSB 的 这 最终 输出 value
全部-规模 Error
全部-规模 错误 是 一个 measure 的 这 输出
错误 在 一个 完美的 DAC 和 这 真实的 设备 output
Ideally 为 这 DAC1208 或者 DAC1230 series 全部-规模 是
V
REF
b
1 LSB 为 V
REF
e
10V 和 单极的 operation
V
全部-规模
e
100000V
b
244 mV
e
99976V 全部-规模
错误 是 可调整的 至 zero
差别的 非-linearity
这 区别 在 任何
二 consecutive 代号 在 这 转移 曲线 从 这 theo-
retical 1 LSB 是 差别的 非-linearity
Monotonic
如果 这 输出 的 一个 DAC 增加 为 增加
数字的 输入 code 然后 这 DAC 是 monotonic 一个 12-位 DAC
这个 是 monotonic 至 12 位 simply 意思 那 输入 在-
creasing 数字的 输入 代号 将 生产 一个 增加 ana-
log output
TLH5690–5
一个) 终止 要点 测试 之后 零
和 FS 调整
b) Shifting FS 调整 至 通过
最好的 笔直地 线条 测试
5