28F020
E
8
28F020 28F020
一个
0
-一个
17
DQ
0
-dq
7
CE
#
我们
#
OE
#
一个
0
-一个
17
DQ
0
-dq
7
CE
#
BHE
#
OE
#
V
CC
V
CC
V
PP
V
PP
80C186
系统 总线
一个
1
-一个
18
DQ
8
-dq
15
地址 解码
碎片 选择
DQ
0
-dq
7
我们
#
WR
#
RD
#
V
CC
V
CC
一个
0
0245_03
图示 3. 28f020 在 一个 80c186 系统
2.0 principles 的 运作
flash 记忆 augments 非易失存储器 符合实际 和
在-电路 电的 erasure 和 reprogramming.
这 28f020 introduces 一个 command 寄存器 至
manage 这个 新 符合实际. 这 command
寄存器 准许 为 100% ttl-水平的 控制 输入,
fixed 电源 供应 在 erasure 和
程序编制, 和 最大 非易失存储器 兼容性.
在 这 absence 的 高 电压 在 这 v
PP
管脚, 这
28f020 是 一个 读-仅有的 记忆. manipulation 的 这
外部 记忆 控制 管脚 产量 这 标准
非易失存储器 读, 备用物品, 输出 使不能运转, 和
intelligent identifier 行动.
这 一样 非易失存储器 读, 备用物品, 和 输出
使不能运转 行动 是 有 当 高 电压
是 应用 至 这 v
PP
管脚. 在 增加, 高 电压
在 v
PP
使能 erasure 和 程序编制 的 这
设备. 所有 功能 有关联的 和 altering
记忆 内容
—intelligent identifier, 擦掉,
擦掉 核实, 程序, 和 程序 verify—are
accessed 通过 这 command 寄存器.
commands 是 写 至 这 寄存器 使用
标准 微处理器 写 timings. 寄存器
内容 提供 作 输入 至 一个 内部的 状态
机器 这个 控制 这 擦掉 和
程序编制 电路系统. 写 循环 也 内部
获得 地址 和 数据 需要 为 程序编制
或者 擦掉 行动. 和 这 适合的
command 写 至 这 寄存器, 标准
微处理器 读 timings 输出 排列 数据,
进入 这 intelligent identifier 代号, 或者 输出
数据 为 擦掉 和 程序 verification.
2.1 整体的 停止 计时器
successive command 写循环 定义 这
durations 的 程序 和 擦掉 行动;
specifically, 这 程序 或者 擦掉 时间 durations
是 正常情况下 terminated 用 有关联的 程序 或者
擦掉 核实 commands. 一个 整体的 停止 计时器
提供 simplified 定时 控制 在 这些
行动; 因此 eliminating 这 需要 为 最大
程序/擦掉 定时 规格. 程序编制
和 擦掉 脉冲波 durations 是 minimums 仅有的.
当 这 停止 计时器 terminates 一个 程序 或者 擦掉
运作, 这 设备 enters 一个 inactive 状态 和
仍然是 inactive 直到 接到 这 适合的
核实 或者 重置 command.