飞利浦 半导体 产品 规格
74f373/74f374latch/flip-flop
74f373 octal transparent 获得 (3-状态)
74f374 octal d-类型 flip-flop (3-状态)
2
12月 5, 1994 853-0369 14383
特性
•
8-位 transparent 获得 — 74f373
•
8-位 积极的 边缘 triggered 寄存器 — 74f374
•
3-状态 输出 glitch 自由 在 电源-向上 和 电源-向下
•
一般 3-状态 输出 寄存器
•
独立 寄存器 和 3-状态 缓存区 运作
•
ssop 类型 ii 包装
描述
这 74f373 是 一个 octal transparent 获得 结合 至 第八 3-状态
输出 设备. 这 二 sections 的 这 设备 是 控制
independently 用 使能 (e) 和 输出 使能 (oe
) 控制 门.
这 数据 在 这 d 输入 是 transferred 至 这 获得 输出 当 这
使能 (e) 输入 是 高. 这 获得 仍然是 transparent 至 这 数据
输入 当 e 是 高, 和 stores 这 数据 那 是 呈现 一个 建制
时间 在之前 这 高-至-低 使能 转变.
这 3-状态 输出 缓存区 是 设计 至 驱动 heavily 承载
3-状态 buses, mos memories, 或者 mos 微处理器.
这 起作用的 低 输出 使能 (oe
) 控制 所有 第八 3-状态 缓存区
独立 的 这 获得 运作. 当 oe
是 低, latched 或者
transparent 数据 呈现 在 这 输出.
当 oe
是 高, 这 输出 是 在 高 阻抗 “off” 状态,
这个 意思 它们 将 neither 驱动 也不 加载 这 总线.
这 74f374 是 一个 8-位 边缘 triggered 寄存器 结合 至 第八
3-状态 输出 缓存区. 这 二 sections 的 这 设备 是 控制
independently 用 时钟 (cp) 和 输出 使能 (oe
) 控制 门.
这 寄存器 是 全部地 边缘 triggered. 这 状态 的 这 d 输入, 一个
建制 时间 在之前 这 低-至-高 时钟 转变 是 transferred 至 这
相应的 flip-flop’s q 输出.
这 3-状态 输出 缓存区 是 设计 至 驱动 heavily 承载
3-状态 buses, mos memories, 或者 mos 微处理器.
这 起作用的 低 输出 使能 (oe
) 控制 所有 第八 3-状态 缓存区
独立 的 这 寄存器 运作. 当 oe
是 低, 这 数据 在
这 寄存器 呈现 在 这 输出. 当 oe
是 高, 这 输出
是 在 高 阻抗 “off” 状态, 这个 意思 它们 将 neither 驱动
也不 加载 这 总线.
类型
典型
传播
延迟
典型 供应
电流
(总的)
74F373 4.5ns 35mA
类型 典型 f
最大值
典型 供应
电流
(总的)
74F374 165MHz 55mA
订货 信息
顺序 代号
描述 商业的 范围 pkg dwg #
V
CC
= 5v
±
10%, t
amb
= 0
°
c 至 +70
°
C
20-管脚 塑料 插件 n74f373n, n74f374n sot146-1
20-管脚 塑料 sol n74f373d, n74f374d sot163-1
20-管脚 塑料 ssop 类型 ii n74f373db, n74374db sot399-1
输入 和 输出 加载 和 风扇 输出 表格
管脚 描述
74f (u.l.)
高/低
加载 值
高/低
d0 - d7 数据 输入 1.0/1.0
20
µ
一个
/
0.6ma
e (74f373) 使能 输入 (起作用的 高) 1.0/1.0
20
µ
一个/0.6ma
OE 输出 使能 输入 (起作用的 低) 1.0/1.0
20
µ
一个/0.6ma
cp (74f374) 时钟 脉冲波 输入 (起作用的 rising 边缘) 1.0/1.0
20
µ
一个/0.6ma
q0 - q7 3-状态 输出 150/40 3.0ma/24ma
便条:
一个 (1.0) 快 单位 加载 是 定义 作: 20
µ
一个 在 这 高 状态 和 0.6ma 在 这 低 状态.