数据 有效的
t
DH
t
DW
我们
D
在
t
CW
t
WC
5268a-4
t
WR
t
CW
t
AW
CE
1
CE
2
t
作
t
OHZ
t
WP
(便条 2)
t
WR
(便条 3)
D
输出
(便条 1)
t
WR
1. 这 writing occurs 在 一个 overlapping 时期 的 ce
1
= '低,' ce
2
= '高,' 和 我们 = '低' (t
WP
).
2. t
CW
是 定义 作 这 时间 从 这 last occuring 转变, 也 ce
1
低 转变 或者 ce
2
高 转变,
至 这 时间 当 这 writing 是 finished.
3. t
作
是 定义 作 这 时间 从 地址 改变 至 writing 开始.
4. t
WR
是 定义 作 这 时间 从 writing 完成 至 地址 改变.
注释:
(便条 4)
OE
一个
0
- 一个
12
图示 5.Write 循环1
cmos 64k (8k
×
8) 静态的 rAM LH5268A
7