首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:454565
 
资料名称:LPC2214FBD144
 
文件大小: 185.13K
   
说明
 
介绍:
16/32-bit ARM microcontrollers; 128/256 kB ISP/IAP Flash with 10-bit ADC and external memory interface
 
 


: 点此下载
  浏览型号LPC2214FBD144的Datasheet PDF文件第4页
4
浏览型号LPC2214FBD144的Datasheet PDF文件第5页
5
浏览型号LPC2214FBD144的Datasheet PDF文件第6页
6
浏览型号LPC2214FBD144的Datasheet PDF文件第7页
7

8
浏览型号LPC2214FBD144的Datasheet PDF文件第9页
9
浏览型号LPC2214FBD144的Datasheet PDF文件第10页
10
浏览型号LPC2214FBD144的Datasheet PDF文件第11页
11
浏览型号LPC2214FBD144的Datasheet PDF文件第12页
12
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
飞利浦 半导体
lpc2212/lpc2214
16/32-位 arm 微控制器 和 外部 记忆 接口
产品 数据 rev. 02 — 23 12月 2004 8 的 40
9397 750 13149
© koninklijke 飞利浦 electronics n.v. 2004. 所有 权利 保留.
p2.0 至 p2.31 i/o
端口 2 —
端口 2 是 一个 32-位 bi-directional i/o 端口 和 单独的 方向
控制 为 各自 位. 这 运作 的 端口 2 管脚 取决于 在之上 这 管脚
函数 选择 通过 这 管脚 连接 块.
p2.0 98 i/o
d0 —
外部 记忆 数据 线条 0.
p2.1 105 i/o
d1 —
外部 记忆 数据 线条 1.
p2.2 106 i/o
d2 —
外部 记忆 数据 线条 2.
p2.3 108 i/o
d3 —
外部 记忆 数据 线条 3.
p2.4 109 i/o
d4 —
外部 记忆 数据 线条 4.
p2.5 114 i/o
d5 —
外部 记忆 数据 线条 5.
p2.6 115 i/o
d6 —
外部 记忆 数据 线条 6.
p2.7 116 i/o
d7 —
外部 记忆 数据 线条 7.
p2.8 117 i/o
d8 —
外部 记忆 数据 线条 8.
p2.9 118 i/o
d9 —
外部 记忆 数据 线条 9.
p2.10 120 i/o
d10 —
外部 记忆 数据 线条 10.
p2.11 124 i/o
d11 —
外部 记忆 数据 线条 11.
p2.12 125 i/o
d12 —
外部 记忆 数据 线条 12.
p2.13 127 i/o
d13 —
外部 记忆 数据 线条 13.
p2.14 129 i/o
d14 —
外部 记忆 数据 线条 14.
p2.15 130 i/o
d15 —
外部 记忆 数据 线条 15.
p2.16 131 i/o
d16 —
外部 记忆 数据 线条 16.
p2.17 132 i/o
d17 —
外部 记忆 数据 线条 17.
p2.18 133 i/o
d18 —
外部 记忆 数据 线条 18.
p2.19 134 i/o
d19 —
外部 记忆 数据 线条 19.
p2.20 136 i/o
d20 —
外部 记忆 数据 线条 20.
p2.21 137 i/o
d21 —
外部 记忆 数据 线条 21.
p2.22 1 i/o
d22 —
外部 记忆 数据 线条 22.
p2.23 10 i/o
d23 —
外部 记忆 数据 线条 23.
p2.24 11 i/o
d24 —
外部 记忆 数据 线条 24.
p2.25 12 i/o
d25 —
外部 记忆 数据 线条 25.
p2.26 13 i/o
d26 —
外部 记忆 数据 线条 26.
I
boot0 —
重置 是 低, 一起 和 boot1 控制 booting 和
内部的 运作. 内部的 拉-向上 确保 高 状态 如果 管脚 是 left
unconnected.
p2.27 16 i/o
d27 —
外部 记忆 数据 线条 27.
I
boot1 —
重置 是 低, 一起 和 boot0 控制 booting 和
内部的 运作. 内部的 拉-向上 确保 高 状态 如果 管脚 是 left
unconnected.
boot1:0=00 选择 8-位 记忆 在 cs0 为 激励.
boot1:0=01 选择 16-位 记忆 在 cs0 为 激励.
boot1:0=10 选择 32-位 记忆 在 cs0 为 激励.
boot1:0=11 选择 内部的 flash 记忆.
p2.28 17 i/o
d28 —
外部 记忆 数据 线条 28.
表格 3: 管脚 描述
…continued
标识 管脚 类型 描述
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com