6
m68000 用户’s 手工的 补遗
MOTOROLA
8-位 模式 需要 二 总线 循环 至 fetch 这 立即的 数据 的 这 停止 操作指南. 之后 这
处理器 时钟 是 无能, 它 是 常常 需要 至 使不能运转 这 时钟 至 其它 sections 的 your 电路.
这个 能 是 完毕, 但是 是 细致的 那 runt clocks 和 spurious glitches 是 不 提交 至 这
mc68sec000. 一个 定时 图解 是 显示 在 图示 4.
图示 4. mc68sec000 时钟 停止 定时 为 16-位 数据 总线
便条:
当 这 mc68sec000 是 在 这 低-电源 模式, 所有 输入 必须 是 驱动 至 v
DD
或者 v
SS
, 或者 有 一个
拉-向上 或者 拉-向下 电阻.
3. 这个 步伐 是 optional 取决于 在 whether your 产品 需要 这 mc68sec000 信号 和
三-状态 能力 至 是 放置 在 一个 高-阻抗 状态. 至 放置 这 mc68sec000 在 一个
三-状态 情况, 这 恰当的 方法 为 arbitrating 这 总线 (作 描述 在
5.2 总线 arbitration
在 这
m68000 用户’s 手工的, rev 8
)
s
hould 是 完成 在 这 fetch 的 这 状态 寄存器 数据
为 这 停止 操作指南. 一个 定时 图解 和 这 总线 arbitration sequence 是 显示 在 图示 5.
图示 5. mc68sec000 时钟 停止 定时 和 总线 arbitration 为 16-位 数据 总线
写 至
低-电源
地址
fetch 立即的
数据 的 停止
操作指南
停止
CLK
S0 S1 S2 S3 S4 S5 S6 S7S0 S1 S2 S3 S4 S5 S6 S7
cpu_clk
DTACK
RW
作
BR
BG
CLK
S0 S1 S2 S3 S4 S5 S6 S7S0 S1 S2 S3 S4 S5 S6 S7
cpu_clk
DTACK
RW
作
写 至
低-电源
地址
fetch 立即的
数据 的 停止
操作指南
停止