7
m68000 用户’s 手工的 补遗
MOTOROLA
之后 这 previous 步伐 是 完成, 这 mc68sec000 将 仍然是 在 这 低-电源 模式 直到 它
recognizes 这 适合的 中断 . 外部 逻辑 将 也 有 至 poll iplb2–iplb0 至 发现 这 恰当的
中断. 当 这 准确无误的 中断 水平的 是 received, 这 下列的 步伐 将 bring 这 处理器 输出 的 这
低-电源 模式:
1. 重新开始 这 系统 时钟 如果 它 是 stopped.
2. wait 为 这 系统 时钟 至 变为 稳固的.
3. assert 这 重新开始 信号. 这个 将 导致 这 处理器’s 时钟 至 开始 在 这 next 下落 边缘 的
这 系统 时钟. 图示 6 显示 这 定时 为 bringing 这 处理器 输出 的 这 低-电源 模式.
两个都 这 重新开始 和 重置 信号 是 主题 至 这 异步的 建制 时间 作 指定 在
这 电的 特性 部分 的 这个 补遗.
警告
这 系统 时钟 必须 是 稳固的 在之前 这 重新开始
信号 是 asserted
至 阻止 glitches 在 这 时钟. 一个 unstable 时钟 能 导致 unpredictable
结果 在 这 mc68sec000.
图示 6. mc68sec000 时钟 开始 定时
4. 如果 这 mc68sec000 是 放置 在 一个 三-状态 情况, 这 br 信号 必须 是 negated 在之前 这
处理器 能 begin executing 说明.
CLK
cpu_clk
重新开始