进步 信息 数据手册
7
80960ja/jf/jd/jt 3.3 v 微处理器
1.0 介绍
这个 文档 包含 信息 为 这 80960jx 微处理器, 包含 电的
特性 和 包装 引脚 信息. 详细地 函数的 描述 — 其它 比
参数 效能 — 是 发行 在 这
i960
®
jx 微处理器 developer’s 手工的
(272483).
全部地 这个 数据 薄板, references 至 “80960jx” 表明 特性 那 应用 至 所有 的 这
下列的:
•
80960ja — 3.3 v (5 v tolerant), 2 kbyte 操作指南 cache, 1 kbyte 数据 cache
•
80960jf — 3.3 v (5 v tolerant), 4 kbyte 操作指南 cache, 2 kbyte 数据 cache
•
80960JD
— 3.3 v (5 v tolerant), 4 kbyte 操作指南 cache, 2 kbyte 数据 cache 和 时钟
doubling
•
80960jt — 3.3 v (5 v tolerant), 16 kbyte 操作指南 cache, 4 kbyte 数据 cache 和 时钟
tripling
2.0 80960jx overview
这 80960jx 提供 高 效能 至 费用-敏感的 32-位 embedded 产品. 这 80960jx
是 物体 代号 兼容 和 这 80960 核心 architecture 和 是 有能力 的 sustained 执行
在 这 比率 的 一个 操作指南 每 时钟. 这个 处理器’s 特性 包含 generous 操作指南
cache, 数据 cache 和 数据 内存. 它 也 boasts 一个 快 中断 mechanism 和 双-可编程序的
计时器 单位.
这 80960jx’s 时钟 multiplication 运作 这 处理器 核心 在 二 或者 三 时间 这 总线 时钟
比率 至 改进 执行 效能 没有 增加 这 complexity 的 板 设计.
记忆 subsystems 为 费用-敏感的 embedded 产品 常常 impose substantial wait 状态
penalties. 这 80960jx integrates considerable 存储 resources 在-碎片 至 分离 cpu
执行 从 这 外部 总线.
图示 1. 80960jx 微处理器 包装 选项
i960
®
i
M
i
©19xx
M
© 19xx
A80960JX
NG80960JX
XXXXXXXXSS
xxxxxxxx ss
i
M
©19xx
GD80960JX
XXXXXXXSS
132-管脚 pga
132-管脚 pqfp
136-球 mpbga