飞利浦 半导体
PDIUSBD12
usb 接口 设备 和 并行的 总线
产品 数据 rev. 08 — 20 12月 2001 2 的 35
9397 750 09238
© koninklijke 飞利浦 electronics n.v. 2001. 所有 权利 保留.
■
翻倍 buffering scheme 为 主要的 endpoint 增加 throughput 和 eases
real-时间 数据 转移
■
数据 转移 比率: 1 mbytes/s achievable 在 大(量) 模式, 1 mbits/s achievable 在
isochronous 模式
■
总线-powered 能力 和 非常 好的 emi 效能
■
controllable lazyclock 输出 在 suspend
■
软件 controllable 连接 至 这 usb 总线 (softconnect™)
■
好的 usb 连接 指示信号 那 blinks 和 traffic (goodlink™)
■
可编程序的 时钟 频率 输出
■
遵守 和 这 acpi, onnow 和 usb 电源 管理 (所需的)东西
■
内部的 电源-在 重置 和 低-电压 重置 电路
■
有 在 so28 和 tssop28 管脚 包装
■
全部 工业的 等级 运作 从
−
40 至 +85
°
C
■
高等级的 比 8 kv 在-电路 静电释放 保护 lowers 费用 的 extra 组件
■
全部-scan 设计 和 高 故障 coverage (>99%) 确保 高 质量
■
运作 和 双 电压:
3.3
±
0.3 v 或者 扩展 5 v 供应 范围 的 4.0 至 5.5 V
■
多样的 中断 模式 至 facilitate 两个都 大(量) 和 isochronous transfers.
3. 固定 信息
3.1 固定
图 1. 管脚 configuration.