首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:54682
 
资料名称:AD5344BRU
 
文件大小: 324.46K
   
说明
 
介绍:
2.5 V to 5.5 V, 500 uA, Parallel Interface Quad Voltage-Output 8-/10-/12-Bit DACs
 
 


: 点此下载
  浏览型号AD5344BRU的Datasheet PDF文件第1页
1
浏览型号AD5344BRU的Datasheet PDF文件第2页
2

3
浏览型号AD5344BRU的Datasheet PDF文件第4页
4
浏览型号AD5344BRU的Datasheet PDF文件第5页
5
浏览型号AD5344BRU的Datasheet PDF文件第6页
6
浏览型号AD5344BRU的Datasheet PDF文件第7页
7
浏览型号AD5344BRU的Datasheet PDF文件第8页
8
浏览型号AD5344BRU的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
rev. 0
–3–
ad5334/ad5335/ad5336/ad5344
交流 特性
1
b 版本
3
参数
2
最小值 典型值 最大值 单位 情况/comments
输出 电压 安排好 时间 V
REF
= 2 v. 看 图示 20
AD5334 6 8
µ
s 1/4 规模 至 3/4 规模 改变 (40 h 至 c0 h)
AD5335 7 9
µ
s 1/4 规模 至 3/4 规模 改变 (100 h 至 300 h)
AD5336 7 9
µ
s 1/4 规模 至 3/4 规模 改变 (100 h 至 300 h)
AD5344 8 10
µ
s 1/4 规模 至 3/4 规模 改变 (400 h 至 c00 h)
回转 比率 0.7 v/
µ
s
主要的 代号 转变 glitch 活力 8 nv-s 1 lsb 改变 周围 主要的 carry
数字的 feedthrough 0.5 nv-s
数字的 串扰 3 nv-s
相似物 串扰 0.5 nv-s
dac-至-dac 串扰 3.5 nv-s
乘以 带宽 200 kHz V
REF
= 2 v
±
0.1 v p-p. unbuffered 模式
总的 调和的 扭曲量 –70 dB V
REF
= 2.5 v
±
0.1 v p-p. 频率 = 10 khz
注释
1
有保证的 用 设计 和 描绘, 不 生产 测试.
2
看 terminology 部分.
3
温度 范围: b 版本: –40
°
c 至 +105
°
c; 典型 specifications 是 在 25
°
c.
specifications 主题 至 改变 没有 注意.
定时 特性
1, 2, 3
参数 限制 在 t
最小值
, t
最大值
单位 情况/comments
t
1
0 ns 最小值
CS
WR
建制 时间
t
2
0 ns 最小值
CS
WR
支撑 时间
t
3
20 ns 最小值
WR
Pulsewidth
t
4
5 ns 最小值 数据, 增益, hben 建制 时间
t
5
4.5 ns 最小值 数据, 增益, hben 支撑 时间
t
6
5 ns 最小值 同步的 模式.
WR
下落 至
LDAC
下落.
t
7
5 ns 最小值 同步的 模式.
LDAC
下落 至
WR
rising.
t
8
4.5 ns 最小值 同步的 模式.
WR
rising 至
LDAC
rising.
t
9
5 ns 最小值 异步的 模式.
LDAC
rising 至
WR
rising.
t
10
4.5 ns 最小值 异步的 模式.
WR
rising 至
LDAC
下落.
t
11
20 ns 最小值
LDAC
Pulsewidth
t
12
20 ns 最小值
CLR
Pulsewidth
t
13
50 ns 最小值 时间 在
WR
循环
t
14
20 ns 最小值 a0, a1 建制 时间
t
15
0 ns 最小值 a0, a1 支撑 时间
注释
1
有保证的 用 设计 和 描绘, 不 生产 测试.
2
所有 输入 信号 是 指定 和 tr = tf = 5 ns (10% 至 90% 的 v
DD
)
和 安排时间 从 一个 电压 水平的 的 (v
IL
+ v
IH
)/2.
3
看 图示 1.
specifications 主题 至 改变 没有 注意.
(v
DD
= 2.5 v 至 5.5 v. r
L
= 2 k
至 地; c
L
= 200 pf 至 地. 所有 specifications t
最小值
至 t
最大值
除非 其它-
wise 指出.)
t
15
t
14
t
8
CS
WR
数据,
增益,
HBEN
LDAC
1
LDAC
2
CLR
注释:
1
同步的
LDAC
更新 模式
2
异步的
LDAC
更新 模式
a0,
A1
t
1
t
2
t
5
t
3
t
13
t
4
t
7
t
6
t
9
t
10
t
11
t
12
图示 1. 并行的 接口 定时 图解
(v
DD
= 2.5 v 至 5.5 v, 所有 specifications t
最小值
至 t
最大值
除非 否则 指出.)
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com