管脚 列表
管脚 号码
名字 类型 描述
TQFP44 TQFP48
1 - 2, 10 至 13,
21 至 24, 32 至
35, 43 - 44
1 - 2, 10 至 14,
22 至 26, 34 至
38, 46 至 48
NC - 不 连接
3 3 SCLK O 变换 时钟 输出
4 4 FS i/o 框架 同步 输入 (从动装置)/输出 (主控)
55DV
DD
I 积极的 数字的 电源 供应 (2.7v 至 5.5v)
6 6 DGND I 数字的 地面
7 7 MCM I 主控 时钟 模式
8 8 XTALOUT O 结晶 输出
9 9 xtalin/mclk I 结晶 输入 (mcm = 1) / 外部 时钟 (mcm = 0)
14 15 HC1 I 硬件 控制 输入
15 16 HC0 I 硬件 控制 输入
16 17
PWRDWN I 电源 向下 输入
17 18 m/
S I 主控/从动装置 模式 控制 管脚 输入
18 19 V
REFP
O 16-位 d/一个 和 一个/d 积极的 涉及 电压
19 20 V
REFN
O 16-位 d/一个 和 一个/d 负的 涉及 电压
20 21 AGND1 I 相似物 地面
25 27 AUXIN+ I 非-反相的 输入 至 auxiliary 相似物 输入
26 28 auxin- I 反相的 输入 至 auxiliary 相似物 输入
27 29 IN+ I 非-反相的 输入 至 相似物 输入 放大器
28 30 在- I 反相的 输入 至 相似物 输入 放大器
29 31 AV
DD
I 积极的 相似物 电源 供应 (2.7v 至 5.5v)
30 32 V
CM
O 一般 模式 电压 输出 (av
DD
/2)
31 33 AGND2 I 相似物 地面
36 39 OUT+ O 非-反相的 smoothing 过滤 输出
37 40 输出- O 反相的 smoothing 过滤 输出
38 41
重置 I 重置 函数 至 initialize 这 内部的 counters
39 42 TS I timeslot 控制 输入
40 43 TSTD1 i/o 数字的 输入/输出 保留 为 测试
41 44 DIN I 串行 数据 输入
42 45 DOUT O 串行 数据 输出
7550-01.tbl
管脚 描述
1 - 电源 供应
(5 管脚)
1.1 - 相似物 v
DD
供应
(av
DD
)
这个 管脚 是 这 积极的 相似物 电源 供应
电压 为 这 dac 和 这 模数转换器 部分.
它 是 不 内部 连接 至 数字的 v
DD
供应
(dv
DD
).
在 任何 情况 这 电压 在 这个 管脚 必须 是 高等级的
或者 equal 至 这 电压 的 这 数字的 电源 供应
(dv
DD
).
1.2 - 数字的 v
DD
供应
(dv
DD
)
这个 管脚 是 这 积极的 数字的 电源 供应 为 dac
和 模数转换器 数字的 内部的 电路系统.
1.3 - 相似物 地面
(agnd1, agnd2)
这些 管脚 是 这 地面 返回 的 这 相似物 dac
(模数转换器) 部分.
1.4 - 数字的 地面
(dgnd)
这个 管脚 是 这 地面 为 dac 和 模数转换器 内部的
数字的 电路系统.
注释 :
1. 至 获得 发行 效能, 这 相似物 v
DD
和 数字的 v
DD
应当 是 decoupled 和 遵守 至 相似物 地面 和 数字的
地面, 各自. 这 解耦 是 将 至 分开 数字的 噪音 从 这 相似物 部分 ; 解耦 电容 应当
是 作 关闭 作 可能 至 这 各自的 相似物 和 数字的 供应 管脚.
2. 所有 这 地面 管脚 必须 是 系 一起. 在 这 下列的 部分, 这 地面 和 供应 管脚 是 涉及 至 作 地 和 v
DD
,
各自.
STLC7550
3/17