可编程序的 功能
(持续)
恶行 是 powered-向上 或者 向下 用 设置 这 “P” 位 作 indi-
cated. 当 这 电源-向上 或者 向下 控制 是 entered 作 一个
单独的 字节 操作指南, 位 一个 (1) 必须 是 重置 至 一个 0.
当 一个 电源-向上 command 是 给, 所有 de-使活动 电路
是 使活动, 但是 这 触发-状态 PCM 输出(s), D
X
0 (和
D
X
1), 将 仍然是 在 这 高 阻抗 状态 直到 这 秒-
ond FS
X
脉冲波 之后 电源-向上.
2.0 控制 寄存器 操作指南
这 第一 字节 的 一个 读 或者 写 操作指南 至 这 控制
寄存器 是 作 显示 在
表格 1
. 这 第二 字节 有 这 fol-
lowing 位 功能:
表格 2. 控制 寄存器 字节 2 功能
位 号码 和 名字
76 5 43210 函数
F
1
F
0
毫安 IA DN DL AL PP
0 0 MCLK
=
512 kHz
0 1 MCLK
=
1.536
或者 1.544 MHz
1 0 MCLK
=
2.048 MHz
(便条 4)
1 1 MCLK
=
4.096 MHz
0 X 选择 µ-255 law (便条 4)
1 0 一个-law, 包含 甚至
位 倒置
1 1 一个-law, 非 甚至 位 倒置
0 Delayed 数据 定时
1 非-delayed 数据
定时 (便条 4)
0 0 正常的 运作
(便条 4)
1 X 数字的 Loopback
0 1 相似物 Loopback
0 电源 放大 使能 在 PDN
1 电源 放大 无能 在
PDN (便条 4)
便条 4:
状态 在 电源-在 initialization. (位 4
=
0)
2.1 主控 时钟 频率 选择
一个 主控 时钟 必须 是 提供 至 COMBO II 为 运作
的 这 过滤 和 编码/解码 功能. 这 MCLK fre-
quency 必须 是 也 512 khz, 1.536 mhz, 1.544 mhz,
2.048 mhz, 或者 4.096 MHz 和 必须 是 同步的 和
bclk. 位 F
1
和 F
0
(看
表格 2
) 必须 是 设置 在 最初的-
ization 至 选择 这 准确无误的 内部的 分隔物.
2.2 编码 Law 选择
位 “MA” 和 “IA” 在
表格 2
准许 这 选择 的 µ255
编码 或者 一个-law 编码, 和 或者 没有 甚至 位 倒置.
2.3 相似物 Loopback
相似物 Loopback 模式 是 entered 用 设置 这 “AL” 和
“DL” 位 在 这 控制 寄存器 作 显示 在
表格 2
.inthe
相似物 loopback 模式, 这 Transmit 输入 VF
X
I 是 分开的
从 这 输入 管脚 和 内部 连接 至 这 VF
R
O 输出-
放, forming 一个 循环 从 这 Receive PCM 寄存器 后面的 至
这 Transmit PCM 寄存器. 这 VF
R
O 管脚 仍然是 起作用的,
和 这 编写程序 settings 的 这 Transmit 和 Receive
增益 仍然是 不变, 因此 小心 必须 是 带去 至 确保
那 超载 水平 是 不 超过 anywhere 在 这 循环.
混合的 balance 必须 是 无能 为 meaningful 相似物 循环-
后面的 函数.
2.4 数字的 Loopback
数字的 Loopback 模式 是 entered 用 设置 这 “AL” 和
“DL” 位 在 这 控制 寄存器 作 显示 在
表格 2
. 这个
模式 提供 另一 平台 的 path verification 用 enabling
数据 写 在 这 Receive PCM 寄存器 至 是 读 后面的
从 那 寄存器 在 任何 Transmit 时间-slot 在 D
X
0/1. 在 数字的
loopback, 这 解码器 将 仍然是 函数的 和 输出 一个
信号 在 VF
R
o. 如果 这个 是 不想要的, 这 receive 输出 能
是 转变 止 用 程序编制 这 receive 增益 寄存器 至 所有
zeros.
3.0 接口 获得 方向
立即 下列的 电源-在, 所有 接口 Latches 作-
sume 它们 是 输入, 和 因此 所有 IL 管脚 是 在 一个 高
阻抗 状态. 各自 IL 管脚 将 是 individually pro-
grammed 作 一个 逻辑 输入 或者 输出 用 writing 这 适合的
操作指南 至 这 ldr, 看
表格 1
和
表格 3
. 为 迷你-
mum 电源 消耗, unconnected 获得 管脚 应当 是
编写程序 作 输出. 为 这 tp3071, L5 应当 总是
是 编写程序 作 一个 输出.
位 L
5
–L
0
必须 是 设置 用 writing 这 指定 操作指南 至
这 LDR 和 这 L 位 在 这 第二 字节 设置 作 跟随:
表格 3. 字节 2 功能 的 获得 方向 寄存器
字节 2 位 号码
76543210
L
0
L
1
L
2
L
3
L
4
L
5
XX
L
n
位 IL 方向
0 输入
1 输出
X
=
don’t 小心
接口 获得 STATES
接口 Latches 配置 作 输出 假设 这 状态
决定 用 这 适合的 数据 位 在 这 2-字节 instruc-
tion 写 至 这 接口 获得 寄存器 (ilr) 作 显示 在
表格 1
和
表格 4
. Latches 配置 作 输入 将 sense
这 状态 应用 用 一个 外部 源, 此类 作 这
止-hook 发现 输出 的 一个 slic. 所有 位 的 这 ilr, i.e.
sensed 输入 和 这 编写程序 状态 的 输出, 能 是
读 后面的 在 这 2nd 字节 的 一个 读 从 这 ilr.
它 是 推荐 那 在 initialization, 这 状态 的 IL
管脚 至 是 配置 作 输出 应当 是 编写程序 第一,
followed 立即 用 这 获得 方向 寄存器.
表格 4. 接口 获得 数据 位 顺序
位 号码
76543210
D
0
D
1
D
2
D
3
D
4
D
5
XX
www.国家的.com 6