首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:701529
 
资料名称:W209CH
 
文件大小: 172.19K
   
说明
 
介绍:
Frequency Generator for Integrated Core Logic with 133-MHz FSB
 
 


: 点此下载
  浏览型号W209CH的Datasheet PDF文件第1页
1

2
浏览型号W209CH的Datasheet PDF文件第3页
3
浏览型号W209CH的Datasheet PDF文件第4页
4
浏览型号W209CH的Datasheet PDF文件第5页
5
浏览型号W209CH的Datasheet PDF文件第6页
6
浏览型号W209CH的Datasheet PDF文件第7页
7
浏览型号W209CH的Datasheet PDF文件第8页
8
浏览型号W209CH的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
W209C
初步的
文档 #: 38-07171 rev. *a 页 2 的 16
I
管脚 定义
管脚 名字 管脚 非.
管脚
类型 管脚 描述
ref2x/fs3 1 i/o
涉及 时钟 和 2x 驱动/频率 选择 3:
3.3v 14.318-mhz 时钟 输出-
放. 这个 管脚 也 serves 作 这 选择 strap 至 决定 设备 运行 频率
作 描述 在
Table1
.
X1 3 I
结晶 输入:
这个 管脚 有 双 功能. 它 能 是 使用 作 一个 外部 14.318-
mhz 结晶 连接 或者 作 一个 外部 涉及 频率 输入.
X2 4 I
结晶 输出:
一个 输入 连接 为 一个 外部 14.318-mhz 结晶 connec-
tion. 如果 使用 一个 外部 涉及, 这个 管脚 必须 是 left unconnected.
fs0*/pci0 10 i/o
pci 时钟 0/频率 选择 0:
3.3v 33-mhz pci 时钟 输出. 这个 管脚 也
serves 作 这 选择 strap 至 决定 设备 运行 频率 作 描述 在
Table1
.
fs1*/pci1 11 i/o
pci 时钟 1/频率 选择 1:
3.3v 33-mhz pci 时钟 输出. 这个 管脚 也
serves 作 这 选择 strap 至 决定 设备 运行 频率 作 描述 在
Table1
.
fs2*/pci2 12 i/o
pci 时钟 2/频率 选择 2:
3.3v 33-mhz pci 时钟 输出. 这个 管脚 也
serves 作 这 选择 strap 至 决定 设备 运行 频率 作 描述 在
Table1
.
pci3:7 14, 15, 17, 18,
19
O
pci 时钟 3 通过 7:
3.3v 33-mhz pci 时钟 输出. pci0:7 能 是 individually
转变 止 通过 smbus 接口.
3v66_0:1 7,8 O
66-mhz 时钟 输出:
3.3v 输出 clocks. 这 运行 频率 是 控制
用 fs0:4 (看
Table1
).
48mhz_0 21 O
48-mhz 时钟 输出
: 3.3v fixed 48-mhz, 非-展开 spectrum 时钟 输出.
fs4*/
48mhz_1
22 i/o
3.3v fixed 48-mhz, 非-展开
spectrum 时钟 输出. 这个 管脚 也 serves 作 这 选择 strap 至 决定 设备
运行 频率 作 描述 在
表格 1
.
sio/
24_48#mhz*
23 i/o
时钟 输出 为 超级的 i/o:
这个 是 这 输入 时钟 为 一个 超级的 i/o (sio) 设备.
在 电源 向上, 它 也 serves 作 一个 选择 strap. 如果 它 是 抽样 高, 这 输出
频率 为 sio 是 24 mhz. 如果 这 输入 是 抽样 低, 这 输出 是 48 mhz.
PWRDWN# 29 I
电源 向下 控制:
lvttl-兼容 输入 那 places 这 设备 在 电源-
向下 模式 当 使保持 低.
cpu0:1 45, 44 O
cpu 时钟 输出:
时钟 输出 为 这 host 总线 接口. 输出 发生率
取决于 在 这 配置 的 fs0:4. 电压 摆动 是 设置 用 vddq2.
sdram0:7,
DCLK
41, 40, 39, 37,
36, 35, 33, 32,
31
O
sdram 时钟 输出:
3.3v 输出 为 sdram 和 chipset. 这 运行 fre-
quency 是 控制 用 fs0:4 (看
表格 1
).
APIC 47 O
同步的 apic 时钟 输出:
时钟 输出 运动 同步的 和 这
pci 时钟 输出. 电压 摆动 设置 用 vddq2.
SDATA 25 i/o 数据 管脚 为 smbus 电路系统.
VDDQ3 2, 6, 16, 24, 27,
34, 42
P
3.3v 电源 连接:
电源 供应 为 sdram 输出 缓存区, pci 输出
缓存区, 涉及 输出 缓存区 和 48-mhz 输出 缓存区. 连接 至 3.3v.
VDDQ2 46, 48 P
2.5v 电源 连接:
电源 供应 为 ioapic 和 cpu 输出 缓存区. con-
nect 至 2.5v 或者 3.3v.
5, 9, 13, 20, 26,
30, 38, 43,
G
地面 连接:
连接 所有 地面 管脚 至 这 一般 系统 地面
平面.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com