pci 至 isa 桥 设置
w83628f &放大; w83629d
初步的
发行 释放 日期: jan 1999
-7- 修订 0.32
1.1.1 pci 接口, 持续
标识 管脚 i/o 函数
FRAME# 40
i/o
24tp3
框架 信号
. frame# 是 驱动 用 这 电流 pci 总线 主控
至 表明 这 beginning 和 持续时间 的 一个 进入.
IDSEL 29 在
t
initialization 设备 选择.
idsel 是 使用 作 一个 碎片 选择
在 配置 读 和 写 transactions. 这个 信号
应当 是 externally 系 至 一个 的 这 upper 21 地址 信号.
STOP# 39
i/o
12tp3
总线 stop#.
stop# indicates 这 电流 目标 是 requesting 这
主控 至 停止 这 电流 pci 总线 transaction.
IRDY# 41
i/o
12tp3
initiator 准备好.
irdy# indicates 这 初始的 代理 能力 至
完全 这 电流 数据 阶段 的 这 pci 总线 transaction.
TRDY# 42
i/o
12tp3
目标 准备好.
trdy# indicates 这 目标 代理
’s
能力 至
完全 这 电流 数据 阶段 的 这 pci 总线 transaction.
DEVSEL# 43
i/o
12tp3
设备 选择.
w83628f 驱动 devsel# 至 表明 那 它 是
这 目标 的 这 电流 pci 总线 transaction. w83628f 使用
subtractive 解码 和 这 nogo 协议 至 claim pci
transactions.
SERR# 45 OD
12
系统 错误.
serr# 能 是 搏动 起作用的 用 任何 pci 代理
那 发现 一个 系统 错误 情况.
PAR 49
i/o
12tp3
parity 信号.
w83628f 发生 甚至 parity 横过 ad[31:0]
和 c/be[3:0]#.
PCIRST# 71 在
t
pci 重置.
w83628f receives pcirst# 作 一个 重置 从 这 pci
总线.
1.1.2控制 逻辑 和 handshaking 信号
标识 管脚 i/o 函数
hs[2:0]
112-
114
i/o
12
handshaking 信号.
hs[2:0] 连接 至 w83629d 为 pci
至 isa 设置 handshaking 信号.
hs1 是 handshaking 信号 1, 这个 管脚 弱 牵引的-向下
在 pcirst# 是 asserted, 和 应用 一个 拉-向上
电阻(4.7kohm) 至 这个 管脚 使不能运转 isa 桥
subtraction 解码器.
ISOLATE# 72 在
t
分开 控制 输入. isolate#
是 一个 起作用的 低 信号 用 用户
程序编制 至 控制 这 w83628f 所有 输出 信号 至
分开 和 触发-状态.
NOGO 76 在
t
nogo,
这个 信号 indicates 这个 主控 initiated 这 电流
transaction 和 也 indicates whether 或者 不 这 电流 总线
循环 是 targeted 为 这 isa 总线. 这个 信号 是 一个 要点-至-要点
连接 在 pci host 桥 和 w83628f.