rev. b–4–
ADN2850
定时 图解
cpol = 1
t
12
t
13
t
3
t
17
t
9
t
11
t
5
t
4
t
2
t
1
CLK
t
8
*
MSB lsb 输出
MSB
LSB
RDY
cpha = 1
t
10
t
7
t
6
t
14
t
15
t
16
*N
ot 定义, 但是 正常情况下 lsb 的 character 先前 transmitted.
THe cpol = 1 微控制器 command aligns 这 新当选的 数据 至 这 积极的 边缘 的 这 时钟.
CS
SDO
SDI
图示 2a. cpha = 1 定时 图解
t
12
t
13
t
3
t
17
t
9
t
5
t
4
t
2
t
1
CLK
cpol = 0
t
8
msb 输出 LSB
SDO
msb 在
LSB
SDI
RDY
cpha = 0
t
10
t
7
t
6
t
14
t
15
t
16
*
非t 定义, 但是 正常情况下 msb 的 character justreceived.
这 cpol = 0 微控制器 command aligns 这 新当选的 数据 至 这 积极的 边缘 的 这 时钟.
*
CS
t
11
图示 2b. cpha = 0 定时 图解