首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:835294
 
资料名称:IDT72V3622L15PF
 
文件大小: 217K
   
说明
 
介绍:
3.3 VOLT CMOS SyncBiFIFO 256 x 36 x 2 512 x 36 x 2 1,024 x 36 x 2
 
 


: 点此下载
  浏览型号IDT72V3622L15PF的Datasheet PDF文件第1页
1

2
浏览型号IDT72V3622L15PF的Datasheet PDF文件第3页
3
浏览型号IDT72V3622L15PF的Datasheet PDF文件第4页
4
浏览型号IDT72V3622L15PF的Datasheet PDF文件第5页
5
浏览型号IDT72V3622L15PF的Datasheet PDF文件第6页
6
浏览型号IDT72V3622L15PF的Datasheet PDF文件第7页
7
浏览型号IDT72V3622L15PF的Datasheet PDF文件第8页
8
浏览型号IDT72V3622L15PF的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2
idt72v3622/72v3632/72v3642 cmos 3.3v syncbififo
TM
256 x 36 x 2, 512 x 36 x 2, 1,024 x 36 x 2
商业的 温度 范围

注释:
1. nc – 非 内部的 连接
2. 使用 yamaichi 插座 ic51-1324-828
pqfp (pq132-1, 顺序 代号: pqf)
顶 视图
NC
NC
一个
35
一个
34
一个
33
一个
32
V
CC
一个
31
一个
30
一个
29
一个
28
一个
27
一个
26
一个
25
一个
24
一个
23
FWFT
一个
22
V
CC
一个
21
一个
20
一个
19
一个
18
一个
17
一个
16
一个
15
一个
14
一个
13
V
CC
一个
12
NC
NC
B
35
B
34
B
33
B
32
B
31
B
30
B
29
B
28
B
27
B
26
V
CC
B
25
B
24
B
23
B
22
B
21
B
20
B
19
B
18
B
17
B
16
V
CC
B
15
B
14
B
13
B
12
NC
NC
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
33
34
35
36
37
38
39
40
41
42
43
44
45
46
47
48
49
50
116
115
114
113
112
111
110
109
108
107
106
105
104
103
102
101
100
99
98
97
96
95
94
93
92
91
90
89
88
87
86
85
84
4660 drw 02
NC
NC
NC
V
CC
CLKB
ENB
W
/rb
CSB
AFB
AEB
V
CC
MBF1
MBB
RST2
FS1
FS0
RST1
MBA
MBF2
AEA
AFA
V
CC
EFA
/ora
FFA
/ira
CSA
w/
R
一个
ENA
CLKA
117
17
16
15
14
13
12
11
10
9
8
7
6
5
4
3
2
1
132
131
130
129
128
127
126
125
124
123
122
121
120
119
118
*
NC
NC
B
11
B
10
B
9
B
7
B
8
V
CC
B
6
B
5
B
4
B
3
B
2
B
1
B
0
一个
0
一个
1
一个
2
V
CC
一个
3
一个
4
一个
5
一个
6
一个
7
一个
8
一个
9
一个
10
一个
11
NC
74
76
77
78
79
80
81
82
83
75
51
52
53
54
55
56
57
58
59
60
61
62
63
64
65
66
67
68
69
70
71
72
73
FFB
/irb
EFB
/orb
各自 端口 将 绕过 这 fifos 通过 二 36-位 mailbox 寄存器. 各自 mailbox
寄存器 有 一个 标记 至 信号 当 新 邮递 有 被 贮存.
这些 设备 是 一个 同步的 (clocked) 先进先出, meaning 各自 端口
雇用 一个 同步的 接口. 所有 数据 transfers 通过 一个 端口 是 gated
至 这 低-至-高 转变 的 一个 端口 时钟 用 使能 信号. 这 clocks 为
各自 端口 是 独立 的 一个 另一 和 能 是 异步的 或者
coincident. 这 使能 为 各自 端口 是 arranged 至 提供 一个 简单的
双向的 接口 在 微处理器 和/或者 buses 和 synchro-
nous 控制.
这些 设备 有 二 模式 的 运作: 在 这
idt 标准 模式
,
这 第一 文字 写 至 一个 empty 先进先出 是 deposited 在 这 记忆 排列. 一个
读 运作 是 必需的 至 进入 那 文字 (along 和 所有 其它 words
residing 在 记忆). 在 这
第一 文字 下降 通过 模式
(fwft), 这 第一
长-文字 (36-位 宽) 写 至 一个 empty 先进先出 呈现 automatically 在 这
输出, 非 读 运作 必需的 (nevertheless, accessing subsequent
words 做 necessitate 一个 formal 读 要求). 这 状态 的 这
FWFT
管脚
在 先进先出 运作 确定 这 模式 在 使用.
各自 先进先出 有 一个 联合的 empty/输出 准备好 标记 (
EFA
/ora 和
EFB
/orb) 和 一个 联合的 全部/输入 准备好 标记 (
FFA
/ira 和
FFB
/
irb). 这
EF
FF
功能 是 选择 在 这 idt 标准 模式.
EF
indicates whether 或者 不 这 先进先出 记忆 是 empty.
FF
显示 whether 这
记忆 是 全部 或者 不. 这 ir 和 或者 功能 是 选择 在 这 第一 文字
下降 通过 模式. ir indicates whether 或者 不 这 先进先出 有 有 记忆
locations. 或者 显示 whether 这 先进先出 有 数据 有 为 读 或者 不.
它 marks 这 存在 的 有效的 数据 在 这 输出.
*
电的 管脚 1 在 中心 的 beveled 边缘. 管脚 1 identifier 在 corner.

资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com