传感器 设备
4 freescale 半导体
MPXY8000
图示 4. 脉冲波 在 rst管脚
s0 管脚
这 s0 管脚 是 使用 至 选择 这 模式 的 运作 作
显示 在 表格 1.
这 s0 管脚 包含 一个 内部的 施密特 触发 作 部分 的
它的 输入 至 改进 噪音 免除. 这 s0 管脚 有 一个
内部的 拉-向下 设备 在 顺序 至 提供 一个 低 水平的 当
这 管脚 是 left unconnected.
s1 管脚
这 s1 管脚 是 使用 至 选择 这 模式 的 运作, 作
显示 在 表格 1.
这 s1 管脚 包含 一个 内部的 施密特 触发 作 部分 的
它的 输入 至 改进 噪音 免除. 这个 管脚 有 一个 内部的
拉-向下 设备 至 提供 一个 低 水平的 当 这 管脚 是 left
unconnected.
这 s1 管脚 也 serves 这 目的 的 enabling 工厂 修整
和 测试 的 这 设备.
这 高等级的 v
PP
程序编制 电压 为 这 内部的
可擦可编程只读存储器 修整 寄存器 是 也 有提供的 通过 这 s1 管脚.
数据 管脚
这 数据 管脚 是 这 串行 数据 在 (sdi) 函数 为 设置
这 门槛 的 这 电压 比较器.
这 数据 管脚 包含 一个 内部的 施密特 触发 作 部分
的 它的 输入 至 改进 噪音 免除. 这个 管脚 有 一个 内部的
拉-向下 设备 至 提供 一个 低 水平的 当 这 管脚 是 left
unconnected.
clk 管脚
这 clk 管脚 是 使用 至 提供 一个 时钟 使用 为 加载
和 shifting 数据 在 这 数据 管脚. 这 数据 在 这 数据 管脚
是 clocked 在 一个 变换 寄存器 在 这 rising 边缘 的 这 clk
管脚 信号. 这 数据 是 transferred 至 这 d/一个 寄存器 在 这
eighth 下落 边缘 的 这 clk 管脚. 这个 协议 将 是
处理 用 这 spi 或者 siop 串行 i/o 函数 建立 在 一些
mcu 设备.
这 clk 管脚 包含 一个 内部的 施密特 触发 作 部分 的
它的 输入 至 改进 噪音 免除. 这 clk 管脚 有 一个
内部的 拉-向下 设备 至 提供 一个 低 水平的 当 这 管脚
是 left unconnected.
输出 门槛 调整
这 状态 的 这
输出
管脚 是 驱动 用 一个 电压 比较器
谁的 输出 状态 取决于 在 这 水平的 的 这 输入 电压
在 这 样本 电容 和 这 水平的 的 一个 可调整的 8-位
门槛 电压. 这 门槛 是 调整 用 shifting 数据
位 在 这 d/一个 寄存器 (dar) 通过 这 数据 管脚 当
clocking 这 clk 管脚. 这 定时 的 这个 数据 是 显示 在
图示 4. 数据 是 transferred 在这 串行 变换 寄存器 在
这 rising 边缘 的 这 clk 管脚. 在 这 下落 边缘 的 这 8
th
时钟 这 数据 在 这 串行 变换 寄存器 是 latched 在 这
并行的 dar 寄存器. 这 dar 仍然是 powered 向上
whenever v
DD
是 呈现. 这 串行 数据 是 clocked 在 这
数据 管脚 开始 和 这 msb 第一. 这个 sequence 的
门槛 选择 位 是 显示 在 表格 2.
输出
RST
备用物品
≈
3 秒
2/f
LFO
2/f
LFO
≈
52 分钟
表格 2. d/一个 门槛 位 分派
函数 位 重量 数据 位
LSB 1 D0
2D1
4D2
电压 比较器 门槛 调整 (8 位) 8 D3
16 D4
32 D5
64 D6
MSB 128 D7