AD9501
rev. 一个
–5–
图示 1, 这 ad9501 内部的 定时 图解, illustrates 在
detail 如何 这 延迟 是 决定. 最小 延迟 (t
PD
) 是 这
总 的 触发 电路 延迟, ramp 发生器 延迟, 和
比较器 延迟.
这 触发 电路 延迟 和 比较器 延迟 是 fixed;
ramp 发生器 延迟 是 一个 能变的 影响 用 这 比率 的
改变 的 这 直线的 ramp 和 (至 一个 lesser 程度) 这 值 的
这 补偿 电压 描述 在下.
最大 延迟 是 这 总 的 最小 延迟 (t
PD
) 和 全部-
规模 程序 延迟 (t
DFS
).
ramp 发生器 延迟 是 这 时间 必需的 为 这 ramp 至 回转
从 它的 重置 电压 至 这 大多数 积极的 dac 涉及
电压 (00
H
). 这 区别 在 这些 二 电压 是 nominally
18 mv (和 补偿 调整 打开) 或者 34 mv (补偿
调整 grounded).
theory 的 运作
这 ad9501 是 一个 digitally 可编程序的 延迟 设备. 它的
函数 是 至 提供 一个 准确的 incremental 延迟 在 输入
和 输出, 均衡的 至 一个 8-位 数字的 文字 应用 至 它的
延迟 控制 端口. incremental 延迟 决议 是 10 ps 在 这
最小 全部-规模 范围 的 2.5 ns. 数字的 延迟 数据 输入,
获得, 触发 和 重置 是 所有 ttl/cmos 兼容. 输出
是 ttl-兼容.
谈及 至 这 块 图解 的 这 ad9501.
inside 这 单位, 那里 是 三 主要的 subcircuits: 一个 直线的 ramp
发生器, 一个 8-位 数字的-至-相似物 转换器 (dac) 和 一个
电压 比较器. 这 rising 边缘 的 这 输入 (触发)
脉冲波 initiates 这 延迟 循环 用 triggering 这 ramp 发生器.
这 电压 比较器 monitors 这 ramp 电压 和 switches
这 delayed 输出 (管脚 10) 高 当 这 ramp 电压
crosses 这 门槛 设置 用 这 dac 输出 电压. 这 dac
门槛 电压 是 编写程序 用 这 用户 和 数字的 输入.
图示 1. ad9501 内部的 定时