3
一般 描述
VCO
这 VCO 需要 一个 外部 电容 C1 (在 C1
一个
和 C1
B
) 和 一个 外部 电阻 R1 (在 R
1
和
地) 或者 二 外部 电阻器 R1 和 R2 (在 R
1
和
地, 和 R
2
和 地). 电阻 R1 和 电容 C1
决定 这 频率 范围 的 这 vco. 电阻 R2
使能 这 VCO 至 有 一个 频率 补偿 如果 必需的. 看
逻辑 图解, 图示 1.
这 高 输入 阻抗 的 这 VCO simplifies 这 设计
的 低-通过 filters 用 给 这 设计者 一个 宽 选择 的
电阻/电容 范围. 在 顺序 不 至 加载 这 低-通过
filter, 一个 demodulator 输出 的 这 VCO 输入 电压 是
提供 在 管脚 10 (dem
输出
). 在 contrast 至 常规的
技巧 在哪里 这 DEM
输出
电压 是 一个 门槛
电压 更小的 比 这 VCO 输入 电压, here 这 DEM
输出
电压 相等 那 的 这 VCO 输入. 如果 DEM
输出
是 使用, 一个
加载 电阻 (r
S
) 应当 是 连接 从 DEM
输出
至
地; 如果 unused, DEM
输出
应当 是 left 打开. 这 VCO
输出 (vco
输出
) 能 是 连接 直接地 至 这
比较器 输入 (竞赛
在
), 或者 连接 通过 一个 频率-
分隔物. 这 VCO 输出 信号 有 一个 specified 职责 因素 的
50%. 一个 低 水平的 在 这 inhibit 输入 (inh) 使能 这 VCO
和 demodulator, 当 一个 高 水平的 转变 两个都 止 至
降低 备用物品 电源 消耗量.
阶段 comparators
这 信号 输入 (sig
在
) 能 是 直接地 结合 至 这 自-
偏置 amplifier 在 管脚 14, 提供 那 这 信号 摆动 是
在 这 标准 HC 家族 输入 逻辑 水平.
电容的 连接 是 必需的 为 信号 和 小
swings.
阶段 比较器 1 (pc1)
这个 是 一个 独有的-或者 网络. 这 信号 和 比较器
输入 发生率 (f
i
) 必须 有 一个 50% 职责 因素 至 获得
这 最大 locking 范围. 这 转移 典型的 的
pc1, 假设 波纹 (f
r
= 2f
i
) 是 suppressed, 是:
V
DEMOUT
=(v
CC
/
π
)(
φ
SIG
在
-
φ
竞赛
在
) 在哪里 V
DEMOUT
是 这 demodulator 输出 在 管脚 10; V
DEMOUT
=V
PC1OUT
(通过 低-通过 filter).
这 平均 输出 电压 从 pc1, 喂养 至 这 VCO 输入
通过 这 低-通过 filter 和 seen 在 这 demodulator 输出 在
管脚 10 (v
DEMOUT
), 是 这 resultant 的 这 阶段 differences
的 信号 (sig
在
) 和 这 比较器 输入 (竞赛
在
)作
显示 在 图示 2. 这 平均 的 V
DEM
是 equal 至 1/2
V
CC
当 那里 是 非 信号 或者 噪音 在 SIG
在
, 和 和 这个
输入 这 VCO oscillates 在 这 中心 频率 (f
o
).
典型 波形 为 这 PC1 循环 锁 在 f
o
是 显示
在 图示 3.
图示 1. 逻辑 图解
DEM
输出
R2
12
R1
R5
11
10
C1
R3
C2
PC2
输出
13
p
n
地
V
CC
PCP
输出
1
15
2
PC3
输出
PC1
输出
向下
R
D
Q
Q
D
CP
R
D
Q
Q
D
CP
向上
V
CC
V
CC
R
D
Q
Q
S
D
INH
59
VCO
在
VCO
-
+
VCO
输出
竞赛
在
-
+
SIG
在
C1
B
C1
一个
V
REF
R2
R1
674314
-
+
cd54hc4046a, cd74hc4046a, cd54hct4046a, cd74hct4046acd54hc4046a, cd74hc4046a, cd54hct4046a, cd74hct4046a