首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:993150
 
资料名称:IDT72V851L15PF
 
文件大小: 150K
   
说明
 
介绍:
3.3 VOLT DUAL CMOS SyncFIFO⑩
 
 


: 点此下载
 
1
浏览型号IDT72V851L15PF的Datasheet PDF文件第2页
2
浏览型号IDT72V851L15PF的Datasheet PDF文件第3页
3
浏览型号IDT72V851L15PF的Datasheet PDF文件第4页
4
浏览型号IDT72V851L15PF的Datasheet PDF文件第5页
5
浏览型号IDT72V851L15PF的Datasheet PDF文件第6页
6
浏览型号IDT72V851L15PF的Datasheet PDF文件第7页
7
浏览型号IDT72V851L15PF的Datasheet PDF文件第8页
8
浏览型号IDT72V851L15PF的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
1
2001 整体的 设备 技术, 公司 dsc-4093/1
    
3.3 volt 双 cmos syncfifo™
双 256 x 9, 双 512 x 9,
双 1,024 x 9, 双 2,048 x 9,
双 4,096 x 9 , 双 8,192 x 9
IDT72V801
IDT72V811
IDT72V821
IDT72V831
IDT72V841
IDT72V851
 
这 idt 标志 是 一个 注册 商标 和 这 syncfifo 是 一个 商标 的 整体的 设备 技术, 公司

••
••
这 idt72v801 是 相等的 至 二 idt72v201 256 x 9 fifos
••
••
这 idt72v811 是 相等的 至 二 idt72v211 512 x 9 fifos
••
••
这 idt72v821 是 相等的 至 二 idt72v221 1,024 x 9 fifos
••
••
这 idt72v831 是 相等的 至 二 idt72v231 2,048 x 9 fifos
••
••
这 idt72v841 是 相等的 至 二 idt72v241 4,096 x 9 fifos
••
••
这 idt72v851 是 相等的 至 二 idt72v251 8,192 x 9 fifos
••
••
提供 最优的 结合体 的 大 capacity, 高 速,
设计 flexibility 和 小 footprint
••
••
产品
••
••
10 ns 读/写 循环 时间
••
••
5v 输入 tolerant
••
••
独立的 控制 线条 和 数据 线条 为 各自 先进先出
••
••
独立的 empty, 全部, 可编程序的 almost-empty 和
almost-全部 flags 为 各自 先进先出
••
••
使能 puts 输出 数据 线条 在 高-阻抗 状态
••
••
空间-节省 64-管脚 塑料 薄的 四方形 flat 包装 (tqfp/
stqfp)
••
••
工业的 温度 范围 (–40
°°
°°
°
c 至 +85
°°
°°
°
c) 是 有

这 idt72v801/72v811/72v821/72v831/72v841/72v851/72v851 是
双 同步的 (clocked) fifos. 这 设备 是 functionally 相等的 至
二 idt72v201/72v211/72v221/72v231/72v241/72v251 fifos 在 一个 单独的
包装 和 所有 有关联的 控制, 数据, 和 标记 线条 assigned 至 独立的
管脚.
各自 的 这 二 fifos (designated 先进先出 一个 和 先进先出 b) 包含 在 这
idt72v801/72v811/72v821/72v831/72v841/72v851 有 一个 9-位 输入 数据
端口 (da0 - da8, db0 - db8) 和 一个 9-位 输出 数据 端口 (qa0 - qa8,
QB0-qb8). 各自 输入 端口 是 控制 用 一个 自由-运动 时钟 (wclka,
wclkb), 和 二 写 使能 管脚 (
WENA1
, wena2,
WENB1
, wenb2).
数据 是 写 在 各自 的 这 二 arrays 在 每 rising 时钟 边缘 的 这 写
时钟 (wclka, wclkb) 当 这 适合的 写 使能 管脚 是
asserted.
这 输出 端口 的 各自 先进先出 bank 是 控制 用 它的 有关联的 时钟 管脚
(rclka, rclkb) 和 二 读 使能 管脚 (
RENA1
,
RENA2
,
RENB1
,
RENB2
). 这 读 时钟 能 是 系 至 这 写 时钟 为 单独的 时钟 运作
或者 这 二 clocks 能 run 异步的 的 一个 另一 为 双 时钟 运作.
一个 输出 使能 管脚 (
OEA
,
OEB
) 是 提供 在 这 读 端口 的 各自 先进先出
为 三-状态 输出 控制.
各自 的 这 二 fifos 有 二 fixed flags, empty (
EFA
,
EFB
) 和 全部 (
FFA
,
FFB
). 二 可编程序的 flags, almost-empty (
PAEA
,
PAEB
) 和 almost-全部
(
PAFA
,
PAFB
), 是 提供 为 各自 先进先出 bank 至 改进 记忆 utilization.
如果 不 编写程序, 这 可编程序的 flags default 至 empty+7 为
PAEA
PAEB
, 和 全部-7 为
PAFA
PAFB
.
这 idt72v801/72v811/72v821/72v831/72v841/72v851 architecture
lends 它自己 至 许多 有伸缩性的 配置 此类 作:
2-水平的 priority 数据 buffering
双向的 运作
宽度 expansion
depth expansion
这个 先进先出 是 fabricated 使用 idt's 高-效能 submicron cmos
技术.

WCLKA
WENA1
WENA2
DA
0
- da
8
LDA
补偿 寄存器输入 寄存器
写 控制
逻辑
重置 逻辑
输出 寄存器
OEA
RSA
QA
0
- qa
8
RCLKA
RENA1
RENA2
读 控制
逻辑
读 pointer
标记
逻辑
EFA
PAEA
PAFA
FFA
4093 drw 01
WCLKB
WENB1
WENB2
DB
0
- db
8
LDB
补偿 寄存器输入 寄存器
内存 排列
256 x 9, 512 x 9,
1,024 x 9, 2,048 x 9,
4,096 x 9, 8,192 x 9
写 控制
逻辑
写 pointer
重置 逻辑
输出 寄存器
OEB
RSB
QB
0
- qb
8
RCLKB
RENB1
RENB2
读 控制
逻辑
读 pointer
标记
逻辑
EFB
PAFB
FFB
PAEB
写 pointer
内存 排列
256 x 9, 512 x 9,
1,024 x 9, 2,048 x 9,
4,096 x 9, 8,192 x 9
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com