首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:993150
 
资料名称:IDT72V851L15PF
 
文件大小: 150K
   
说明
 
介绍:
3.3 VOLT DUAL CMOS SyncFIFO⑩
 
 


: 点此下载
  浏览型号IDT72V851L15PF的Datasheet PDF文件第1页
1
浏览型号IDT72V851L15PF的Datasheet PDF文件第2页
2

3
浏览型号IDT72V851L15PF的Datasheet PDF文件第4页
4
浏览型号IDT72V851L15PF的Datasheet PDF文件第5页
5
浏览型号IDT72V851L15PF的Datasheet PDF文件第6页
6
浏览型号IDT72V851L15PF的Datasheet PDF文件第7页
7
浏览型号IDT72V851L15PF的Datasheet PDF文件第8页
8
浏览型号IDT72V851L15PF的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
3
idt72v801/72v811/72v821/72v831/72v841/72v851 商业的 和 工业的 温度 范围

这 idt72v801/72v811/72v821/72v831/72v841/72v851's 二 fifos,
涉及 至 作 先进先出 一个 和 先进先出 b, 是 完全同样的 在 每 遵守. 这 下列的
描述 定义 这 输入 和 输出 信号 为 先进先出 一个. 这 相应的
信号 names 为 先进先出 b 是 提供 在 parentheses.
标识 名字 i/o 描述
D
A0
-d
A8
一个 数据 输入 I 9-位 数据 输入 至 内存 排列 一个.
D
B0
-d
B8
b 数据 输入 I 9-位 数据 输入 至 内存 排列 b.
RSA
,
RSB
重置 I
RSA
(
RSB
) 是 设置 低, 这 有关联的 内部的 读 和 写 pointers 的 排列 一个 (b) 是 设置 至 这 第一
location;
FFA
(
FFB
) 和
PAFA
(
PAFB
) go 高, 和
PAEA
(
PAEB
) 和
EFA
(
EFB
) go 低. 之后 电源-
向上, 一个 重置 的 两个都 fifos 一个 和 b 是 必需的 在之前 一个 最初的 写.
WCLKA 写 时钟 I 数据 是 写 在 这 先进先出 一个 (b) 在 一个 低-至-高 转变 的 wclka (wclkb) 当 这 写 使能(s)
WCLKB 是 asserted.
WENA1
写 使能 1 I 如果 先进先出 一个 (b) 是 配置 至 有 可编程序的 flags,
WENA1
(
WENB1
) 是 这 仅有的 写 使能 管脚 那 能 是
WENB1
使用. 当
WENA1
(
WENB1
) 是 低, 数据 一个 (b) 是 写 在 这 先进先出 在 每 低-至-高 转变
wclka (wclkb). 如果 这 先进先出 是 配置 至 有 二 写 使能,
WENA1
(
WENB1
) 必须 是 低 和
wena2 (wenb2) 必须 是 高 至 写 数据 在 这 先进先出. 数据 将 不 是 写 在 这 先进先出 如果
FFA
(
FFB
) 是
低.
wena2/
LDA
写 使能 2/ I 先进先出 一个 (b) 是 配置 在 重置 至 有 也 二 写 使能 或者 可编程序的 flags. 如果
LDA
(
LDB
) 是 高 在
wenb2/
LDB
加载 重置, 这个 管脚 运作 作 一个 第二 写 使能. 如果 wena2/
LDA
(wenb2/
LDB
) 是 低 在 重置 这个 管脚 运作
作 一个 控制 至 加载 和 读 这 可编程序的 标记 补偿 为 它的 各自的 排列. 如果 这 先进先出 是 配置 至 有
二 写 使能,
WENA1
(
WENB1
) 必须 是 低 和 wena2 (wenb2) 必须 是 高 至 写 数据 在 先进先出
一个 (b). 数据 将 不 是 写 在 先进先出 一个 (b) 如果
FFA
(
FFB
) 是 低. 如果 这 先进先出 是 配置 至 有 可编程序的
flags,
LDA
(
LDB
) 是 使保持 低 至 写 或者 读 这 可编程序的 标记 补偿.
Q
A0
-q
A8
一个 数据 输出 O 9-位 数据 输出 从 内存 排列 一个.
Q
B0
-q
B8
b 数据 输出 O 9-位 数据 输出 从 内存 排列 b.
RCLKA 读 时钟 I 数据 是 读 从 先进先出 一个 (b) 在 一个 低-至-高 转变 的 rclka (rclkb) 当
RENA1
(
RENB1
) 和
RCLKB
RENA2
(
RENB2
) 是 asserted.
RENA1
读 使能 1 I
RENA1
(
RENB1
) 和
RENA2
(
RENB2
) 是 低, 数据 是 读 从 先进先出 一个 (b) 在 每 低-至-高
RENB1
转变 的 rclka (rclkb). 数据 将 不 是 读 从 排列 一个 (b) 如果
EFA
(
EFB
) 是 低.
RENA2
读 使能 2 I
RENA1
(
RENB1
) 和
RENA2
(
RENB2
) 是 低, 数据 是 读 从 这 先进先出 一个 (b) 在 每 低-至-
RENB2
高 转变 的 rclka (rclkb). 数据 将 不 是 读 从 排列 一个 (b) 如果 这
EFA
(efb) 是 低.
OEA
输出 使能 I
OEA
(
OEB
) 是 低, 输出 d
A0
-d
A8
(d
B0
-d
B8
) 是 起作用的. 如果
OEA
(
OEB
) 是 高, 这
OEB
输出 d
A0
-
D
A8
(d
B0
-d
B8
) 将 是 在 一个 高-阻抗 状态.
EFA
empty 标记 O
EFA
(
EFB
) 是 低, 先进先出 一个 (b) 是 empty 和 更远 数据 读 从 这 输出 是 inhibited. 当
EFA
EFB
(
EFB
) 是 高, 先进先出 一个 (b) 是 不 empty.
EFA
(
EFB
) 是 同步 至 RCLKA (rclkb).
PAEA
可编程序的 O
PAEA
(
PAEB
) 是 低, 先进先出 一个 (b) 是 almost-empty 为基础 在 这 补偿 编写程序 在 这 适合的
PAEB
almost-empty 标记 补偿 寄存器. 这 default 补偿 在 重置 是 empty+7.
PAEA
(
PAEB
) 是 同步 至 rclka (rclkb).
PAFA
可编程序的 O
PAFA
(
PAFB
) 是 低, 先进先出 一个 (b) 是 almost-全部 为基础 在 这 补偿 编写程序 在 这 适合的 补偿
PAFB
almost-全部 标记 寄存器. 这 default 补偿 在 重置 是 全部-7.
PAFA
(
PAFB
) 是 同步 至 wclka (wclkb).
FFA
全部 标记 O
FFA
(
FFB
) 是 低, 先进先出 一个 (b) 是 全部 和 更远 数据 写 在 这 输入 是 inhibited. 当
FFA
(
FFB
) 是
FFB
高, 先进先出 一个 (b) 是 不 全部.
FFA
(
FFB
) 是 同步 至 wclka (wclkb).
V
CC
电源 +3.3v 电源 供应 管脚.
GND 地面 0V地面 管脚.
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com