首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:384655
 
资料名称:XC4028XL-3HQ208I
 
文件大小: 710.44K
   
说明
 
介绍:
XC4000E and XC4000X Series Field Programmable Gate Arrays
 
 


: 点此下载
 
1
浏览型号XC4028XL-3HQ208I的Datasheet PDF文件第2页
2
浏览型号XC4028XL-3HQ208I的Datasheet PDF文件第3页
3
浏览型号XC4028XL-3HQ208I的Datasheet PDF文件第4页
4
浏览型号XC4028XL-3HQ208I的Datasheet PDF文件第5页
5
浏览型号XC4028XL-3HQ208I的Datasheet PDF文件第6页
6
浏览型号XC4028XL-3HQ208I的Datasheet PDF文件第7页
7
浏览型号XC4028XL-3HQ208I的Datasheet PDF文件第8页
8
浏览型号XC4028XL-3HQ208I的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
将 14, 1999 (版本 1.6) 6-5
6
xc4000e 和 xc4000x 序列
特性
便条:
信息 这个 数据 薄板 覆盖 xc4000e,
xc4000ex, XC4000XL families. 一个 独立的 数据 薄板
覆盖 XC4000XLA XC4000XV families. 电的
Specifications 包装/管脚 信息 covered
独立的 sections 各自 家族 制造 信息
easier 进入, review, 打印. 进入 这些 秒-
tions, 看 这 xilinx w
EB
linx 网 站点 在
http://www.xilinx.com/partinfo/数据手册.htm#xc4000.
系统 featured 地方-可编程序的 门 arrays
- 选择-内存
TM
记忆: 在-碎片 过激-快 内存 和
- 同步的 写 选项
- 双-端口 内存 选项
- 全部地 pci 一致的 (速 grades -2 和 faster)
- abundant flip-flops
- 有伸缩性的 函数 发生器
- 专心致志的 高-速 carry 逻辑
- 宽 边缘 decoders 在 各自 边缘
- hierarchy 的 interconnect 线条
- 内部的 3-状态 总线 能力
- 第八 global 低-skew 时钟 或者 信号 分发
网络
系统 效能 在之外 80 mhz
有伸缩性的 排列 architecture
低 电源 segmented routing architecture
系统-朝向 特性
- ieee 1149.1-兼容 boundary scan 逻辑
支持
- individually 可编程序的 输出 回转 比率
- 可编程序的 输入 拉-向上 或者 拉-向下 电阻器
- 12 毫安 下沉 电流 每 xc4000e 输出
configured 用 加载 二进制的 文件
- unlimited re-programmability
读 后面的 能力
- 程序 verification
- 内部的 node observability
backward 兼容 和 xc4000 设备
开发 系统 runs 在 大多数 一般 计算机
platforms
- 接口 至 popular 设计 环境
- 全部地 自动 mapping, placement 和 routing
- interactive 设计 editor 为 设计 optimization
低-电压 版本 有
低-电压 设备 函数 在 3.0 - 3.6 伏特
xc4000xl: 效能 低-电压 版本
xc4000ex 设备
额外的 xc4000x 序列 特性
最高的 效能 — 3.3 v xc4000xl
最高的 capacity — 在 180,000 usable 门
5 v tolerant i/os 在 xc4000xl
0.35
µ
m sram 处理 为 xc4000xl
额外的 routing 在 xc4000e
- almost 两次 这 routing capacity 为 高-密度
设计
缓冲 interconnect 为 最大 速 blocks
改进 VersaRing
TM
i/o Interconnect 更好的 Fixed
引脚 flexibility
12 毫安 下沉 电流 每 xc4000x 输出
有伸缩性的 新 高-速 时钟 网络
- 第八 额外的 Early 缓存区 shorter 时钟 延迟
- virtually unlimited 号码 的 时钟 信号
optional 多路调制器 或者 2-输入 函数 发生器 在
设备 输出
四 额外的 地址 位 在 主控 并行的
configuration 模式
xc4000xv 家族 提供 这 最高的 密度 和
0.25
µ
m 2.5 v 技术
介绍
XC4000 序列 高-效能, 高-capacity 地方 pro-
grammable Arrays (fpgas) 提供 benefits
custom CMOS vlsi, avoiding 最初的 费用,
开发 循环, 固有的 风险 一个 常规的
masked 门 排列.
结果 thirteen FPGA 设计 experience
反馈 thousands 客户, 这些 FPGAs com-
bine architectural versatility, 在-碎片 选择-内存 记忆
边缘-triggered 双-端口 模式, 增加
速, abundant routing resources, 新, sophisticated
软件 达到 全部地 automated implementation
complex, 高-密度, 高-效能 设计.
XC4000E XC4000X 序列 目前 20
members, 作 显示 在 Table 1.
0
xc4000e 和 xc4000x 序列 地方
可编程序的 门 arrays
将 14, 1999 (版本 1.6)
00*
产品 规格
R
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com