相似物 整体的 电路 设备 数据
freescale 半导体 3
33989
终端 连接
终端 连接
图示 3. 33989 终端 连接
表格1. 33989 terminal 定义
一个 函数的 描述 的 各自 终端 能 是 建立 在 这 函数的 终端 描述 部分 beginning 在页17.
终端
号码
终端
名字
终端
函数
formal 名字 定义
1 RX 输出 receive 数据
能 总线 receive 数据 输出 终端.
2 TX 输入 transmit 数据
能 总线 transmit 数据 输入 终端.
3 VDD1 电源
输出
电压 数字的 流
一个
5.0v 调整器 输出 终端. 供应 终端 为 这 mcu.
4 RST 输出 重置
这个 是 这 设备 重置 输出 terminal 谁的 主要的 函数 是 至 重置
这 mcu. 这个 终端 有 一个 internal pullup 电流 源 至 vdd.
5 INT 输出 中断
这个 输出 是 asserted 低 当 一个使能 中断 情况 occurs.
这 输出 是 一个 推-拉 结构.
6–9
20–23
地 地面 地面
这些 设备 地面 terminals 是 在ternally 连接 至 这 包装
含铅的 框架 至 提供 一个 33989-至-pcb 热的 path.
10 V2 输入 电压 源 二
sense 输入 为 这 v2 调整器 using 一个 外部 序列 通过 晶体管.
v2 是 也 这 内部的 供应 为 这 能 transceiver.
11 V2CTRL 电源
输出
电压 控制
输出 驱动 源 为 这 v2 调整器 连接 至 这 外部 序列
通过 晶体管.
12 VSUP 电源 电压 供应
供应 输入 终端 为 这 33989.
13 HS1 输出 高 一侧 一个
输出 的 这 内部的 高-一侧 转变. 这 输出 电流 是 内部
限制 至 150
毫安.
14–17 l0:l3 输入 水平的 0: 3
输入 从 外部 switches或者 从 逻辑 电路系统.
22 CANH 输出 能 高
能 高 输出 终端.
23 CANL 输出 能 低
能 低 输出 终端.
24 SCLK 输入 系统 时钟
时钟 输入 终端 为 这 串行 附带的 接口 (spi).
25 MISO 输出 主控 在/从动装置 输出
spi 数据 sent 至 这 mcu 用 这 33989. 当CS是 高, 这 终端
是 在 这 高-阻抗 状态.
26 MOSI 输入 主控 输出/从动装置 在
spi 数据 received 用 这 33989.
27 CS 输入 碎片 选择
这CS输入 终端 是 使用 和 这 spi 总线 至 选择 这 33989.
28 WD 输出 watch dog
这WD输出 终端 是 asserted 低 如果 这 软件 看门狗 是 不
correctly triggered.
WD
MISO
SCLK
地
地
地
地
CANL
CANH
L3
L2
L1
CS
MOSI
RX
RST
INT
地
地
地
地
V2
V2CTRL
VSUP
HS1
L0
TX
VDD1
4
5
6
7
8
9
10
11
12
13
14
2
3
28
25
24
23
22
21
20
19
18
17
16
15
27
26
1