首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:196380
 
资料名称:XC2C64A
 
文件大小: 458.46K
   
说明
 
介绍:
CoolRunner-II CPLD Family
 
 


: 点此下载
  浏览型号XC2C64A的Datasheet PDF文件第3页
3
浏览型号XC2C64A的Datasheet PDF文件第4页
4
浏览型号XC2C64A的Datasheet PDF文件第5页
5
浏览型号XC2C64A的Datasheet PDF文件第6页
6

7
浏览型号XC2C64A的Datasheet PDF文件第8页
8
浏览型号XC2C64A的Datasheet PDF文件第9页
9
浏览型号XC2C64A的Datasheet PDF文件第10页
10
浏览型号XC2C64A的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
coolrunner-ii cpld 家族
ds090 (v2.5) 六月 28, 2005
www.xilinx.com
7
产品 规格
R
输出 banking
cplds 是 widely 使用 作 电压 接口 翻译. 至
那 终止, 这 输出 管脚 是 grouped 在 大 banks. 这
xc2c32 和 xc2c64 设备 是 不 banked, 但是 这 新
xc2c32a 和 xc2c64a 设备 有 二 banks. 这
中等 部分 (128 和 256 macrocell) 支持 二 输出
banks. 和 二, 这 输出 将 转变 至 一个 的 二
选择 输出 电压 水平, 除非 两个都 banks 是 设置 至
这 一样 电压. 这 大 部分 (384 和 512 macrocell)
支持 四 输出 banks 分割 evenly. 它们 能 支持
groupings 的 一个, 二, 三 或者 四 独立的 输出 电压
水平. 这个 kind 的 flexibility 准许 容易 接合 至
3.3v, 2.5v, 1.8v, 和 1.5v 在 一个 单独的 part.
DataGATE
低 电源 是 这 hallmark 的 cmos 技术. 其它
cpld families 使用 一个 sense 放大器 approach 至 creating
产品 条款, 这个 总是 有 一个 residual 电流 混合-
nent 正在 描绘. 这个 residual 电流 能 是 一些 hun-
dred milliamps, 制造 它们 unusable 在 可携带的 系统.
coolrunner-ii cplds 使用 标准 cmos 方法 至 cre-
ate 这 cpld architecture 和 deliver 这 相应的
低 电流 消耗量, 没有 做 任何 特定的 tricks.
不管怎样, sometimes designers 将 像 至 减少 它们的
系统 电流 甚至 更多 用 selectively disabling 电路系统
不 正在 使用.
这 专利的 datagate 技术 是 开发 至 每-
mit 一个 straightforward approach 至 额外的 电源 reduc-
tion. 各自 i/o 管脚 有 一个 序列 转变 那 能 块 这
arrival 的 自由 运动 信号 那 是 不 的 interest. sig-
nals 那 提供 非 使用 将 增加 电源 消耗量,
和 能 是 无能. 用户 是 自由 至 做 它们的 设计, 然后
choose sections 至 participate 在 这 datagate 函数.
datagate 是 一个 逻辑 函数 那 驱动 一个 assertion 栏杆
threaded 通过 这 中等 和 高-密度
coolrunner-ii cpld 部分. designers 能 选择 输入 至
是 blocked 下面 这 控制 的 这 datagate 函数,
effectively blocking 控制 切换 信号 所以 它们 做
不 驱动 内部的 碎片 capacitances. 输出 信号 那 做
不 转变, 是 使保持 用 这 总线 支撑 特性. 任何 设置 的 输入
管脚 能 是 选择 至 participate 在 这 datagate 函数.
图示 5显示 这 familiar cmos i
CC
相比 切换 fre-
quency 图表. 和 datagate, designers 能 approach
零 电源, 应当 它们 choose 至, 在 它们的 设计
图示 6显示 如何 datagate basically 工作. 一个 i/o
管脚 驱动 这 datagate assertion 栏杆. 它 能 有 任何
desired 逻辑 函数 在 它. 它 能 是 作 简单的 作 mapping
一个 输入 管脚 至 这 datagate 函数 或者 作 complex 作 一个
计数器 或者 状态 机器 输出 驱动 这 datagate i/o
管脚 通过 一个 macrocell. 当 这 datagate 栏杆 是
asserted 高, 任何 通过 晶体管 转变 连结 至 它 是
blocked. 便条 那 各自 管脚 有 这 能力 至 连结 至 这
aim 通过 一个 datagate 通过 晶体管, 和 因此 是
blocked. 一个 获得 automatically 俘获 这 状态 的 这 管脚
当 它 变为 blocked. 这 datagate assertion 栏杆
threads 全部地 所有 可能 i/os, 所以 各自 能 participate
如果 选择. 便条 那 一个 macrocell 是 singled 输出 至 驱动 这
栏杆, 和 那 macrocell 是 exposed 至 这 外部 world
通过 一个 管脚, 为 inspection. 如果 datagate 是 不 需要,
图示 5:
cmos i
CC
vs. 切换 频率 曲线
ds090_05_101001
I
CC
频率
0
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com