6/16
¡ 半导体
MSM518221
读 运作
这 读 运作 是 控制 用 三 clocks, srck, rstr, 和 re. 读 运作 是
accomplished 用 cycling srck, 和 支持 re 高 之后 这 读 地址 pointer 重置 运作
或者 rstr.
各自 读 运作, 这个 begins 之后 rstr, 必须 包含 在 least 80 起作用的 读 循环, i.e.
srck 循环 当 re 是 高.
读 重置 : rstr
这 第一 积极的 转变 的 srck 之后 rstr 变为 高 resets 这 读 地址 counters 至
零. rstr 建制 和 支撑 时间 是 关联 至 这 rising 边缘 的 srck. 因为 这 读 重置
函数 是 solely 控制 用 这 srck rising 边缘 之后 这 高 水平的 的 rstr, 这 states 的 re 和
oe 是 ignored 在 这 读 重置 循环.
在之前 rstr 将 是 brought 高 又一次 为 一个 更远 重置 运作, 它 必须 是 低 为 在 least 二
srck 循环.
数据 输出 : d
输出
0 - 7
读 时钟 : srck
数据 是 shifted 输出 的 这 数据 寄存器. 它 是 triggered 用 这 rising 边缘 的 srck 当 re 是 高
在 一个 读 运作. 这 srck 输入 increments 这 内部的 读 地址 pointer 当 re 是
高.
这 三-状态 输出 缓存区 提供 直接 ttl 兼容性 (非 pullup 电阻 必需的). 数据
输出 是 这 一样 极性 作 数据 在. 这 输出 变为 有效的 之后 这 进入 时间 间隔 t
交流
那
begins 和 这 rising 边缘 的 srck. 那里 是 非 输出 有效的 时间 restrictions 在 msm518221.
读 使能 : re
这 函数 的 re 是 至 门 的 这 srck 时钟 为 incrementing 这 读 pointer. 当 re 是 高
在之前 这 rising 边缘 的 srck, 这 读 pointer 是 incremented. 当 re 是 低, 这 读 pointer
是 不 incremented. re 建制 时间 (t
RENS
和 t
RDSS
) 和 re 支撑 时间 (t
RENH
和 t
RDSH
) 是
关联 至 这 rising 边缘 的 这 srck 时钟.
输出 使能 : oe
oe 是 使用 至 使能/使不能运转 这 输出. oe 高 水平的 使能 这 输出. 这 内部的 读
地址 pointer 是 总是 incremented 用 cycling srck regardless 的 这 oe 水平的. 便条 那 oe
建制 和 支撑 时间 是 关联 至 这 rising 边缘 的 srck.