首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:696541
 
资料名称:VSC8113QB
 
文件大小: 484.67K
   
说明
 
介绍:
ATM/SONET/SDH 622 Mb/s Transceiver Mux/Demux with Integrated Clock Generation and Clock Recovery
 
 


: 点此下载
  浏览型号VSC8113QB的Datasheet PDF文件第1页
1
浏览型号VSC8113QB的Datasheet PDF文件第2页
2
浏览型号VSC8113QB的Datasheet PDF文件第3页
3

4
浏览型号VSC8113QB的Datasheet PDF文件第5页
5
浏览型号VSC8113QB的Datasheet PDF文件第6页
6
浏览型号VSC8113QB的Datasheet PDF文件第7页
7
浏览型号VSC8113QB的Datasheet PDF文件第8页
8
浏览型号VSC8113QB的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
VITESSE
半导体 公司
数据 薄板
VSC8113
atm/sonet/sdh 622 mb/s transceiver mux/demux
和 整体的 时钟 一代 和 时钟 恢复
页 4
VITESSE
半导体 公司
g52154-0, rev 4.2
741 calle plano, camarillo, ca 93012 • 805/388-3700 • 传真: 805/987-5896 3/19/99
丧失 的 信号
这 vsc8113 特性 丧失 的 信号 (los) 发现. 丧失 的 信号 是 declared 如果 这 新当选的 串行
数据 stream 有 非 转变 continuously 为 更多 比 128 位. 在 一个 los 情况, 这 vsc8113
forces 这 receive 数据 低 这个 是 一个 indication 为 任何 downstream 设备 那 一个 视力的 接口 失败
有 occurred. 这 receive 部分 持续 至 是 clocked 用 这 cru 作 它 是 now 锁 至 这 “cruref-
clk” 除非 “dsblcru” 是 起作用的 在 这个 情况 它 将 是 clocked 用 这 cmu. 这个 los 情况 将 是
移除 当 这 部分 发现 更多 比 16 transitions 在 一个 128 位 时间 window. 这个 los 发现 特性
能 是 无能 用 应用 一个 高 水平的 至 losdeten_ 输入. 这 vsc8113 也 有 一个 ttl 输入 losttl
和 一个 pecl 输入 lospecl 至 强迫 这 部分 在 一个 丧失 的 信号 状态. 大多数 optics 有 一个 pecl 输出 usu-
ally called “sd” 或者 “flag” 表明 一个 lack 的 或者 存在 的 视力的 电源. 取决于 在 这 optics manu-
factured 这个 信号 是 也 起作用的 高 或者 起作用的 低. 这 losttl 和 lospecl 输入 是 xnor’d 至
发生 一个 内部的 los 控制 信号. 看 图示 2. 这 optics “sd” 输出 应当 是 连接 至
lospecl. 这 losttl 输入 应当 是 系 低 如果 这 optics “sd” 输出 是 起作用的 高. 如果 它’s 起作用的 低 系
losttl 高. 这 inverse 是 真实 如果 这 optics 使用 “flag” 为 丧失 的 信号.
图示 2: 数据 和 时钟 receive 块 图解
facility loopback
这 facility loopback 函数 是 控制 用 这 facloop 信号. 当 这 facloop 信号 是 设置
高, 这 facility loopback 模式 是 使活动 和 这 高 速 串行 receive 数据 (rxdatain) 是 提交
在 这 高 速 transmit 输出 (txdataout). 看 图示 3. 在 增加, 这 高 速 received/recovered
时钟 是 选择 和 提交 在 这 高 速 transmit 时钟 输出 (txclkout). 在 facility loopback
模式 这 高 速 receive 数据 (rxdatain) 是 也 转变 至 并行的 数据 和 提交 在 这 低 速
receive 数据 输出 管脚 (rxout[7:0]). 这 receive 时钟 (rxclkin) 是 也 分隔 向下 和 提交 在
这 低 速 时钟 输出 (rxlsckout).
DQ
DQ
DQ
0
1
分隔-用-8
CMU
DQ
PM5355
DQ
rxout[7:0]
FP
RXLSCKOUT
VSC8113
CRU
rxdatain+/-
rxclkin+/-
DSBLCRU
0
1
0
1
CRULOCKDET
LOSTTL
LOSPECL
losdeten_
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com