首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:923351
 
资料名称:IDT72V231L15PFI
 
文件大小: 115K
   
说明
 
介绍:
3.3 VOLT CMOS SyncFIFO⑩ 256 x 9, 512 x 9, 1,024 x 9, 2,048 x 9, 4,096 x 9 and 8,192 x 9
 
 


: 点此下载
  浏览型号IDT72V231L15PFI的Datasheet PDF文件第1页
1

2
浏览型号IDT72V231L15PFI的Datasheet PDF文件第3页
3
浏览型号IDT72V231L15PFI的Datasheet PDF文件第4页
4
浏览型号IDT72V231L15PFI的Datasheet PDF文件第5页
5
浏览型号IDT72V231L15PFI的Datasheet PDF文件第6页
6
浏览型号IDT72V231L15PFI的Datasheet PDF文件第7页
7
浏览型号IDT72V231L15PFI的Datasheet PDF文件第8页
8
浏览型号IDT72V231L15PFI的Datasheet PDF文件第9页
9
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
2
idt72v201/72v211/72v221/72v231/72v241/72v251 3.3v cmos syncfifo™
256 x 9, 512 x 9, 1,024 x 9, 2,048 x 9, 4,096 x 9 和 8,192 x 9
商业的 和 工业的
温度 范围
标识 名字 i/o 描述
D
0
-d
8
数据 输入 I 数据 输入 为 一个 9-位 总线.
RS
重置 I
RS
是 设置 低, 内部的 读 和 写 pointers 是 设置 至 这 第一 location 的 这 内存 排列,
FF
PAF
go 高, 和
PAE
EF
go 低. 一个 重置 是 必需的 在之前 一个 最初的 写 之后 电源-向上.
WCLK
WEN1
写 使能 1 I 如果 这 先进先出 是 配置 至 有 可编程序的 flags,
WEN1
是 这 仅有的 写 使能 管脚. 当
WEN1
低, 数据 是 写 在 这 先进先出 在 每 低-至-高 转变 wclk. 如果 这 先进先出 是 配置 至
有 二 写 使能,
WEN1
必须 是 低 和 wen2 必须 是 高 至 写 数据 在 这 先进先出. 数据
将 不 是 写 在 这 先进先出 如果 这
FF
是 低.
wen2/
LD
写 使能 2/ I 这 先进先出 是 配置 在 重置 至 有 也 二 写 使能 或者 可编程序的 flags. 如果 wen2/
LD
加载 是 高 在 重置, 这个 管脚 运作 作 一个 第二 写 使能. 如果 wen2/
LD
是 低 在 重置, 这个 管脚 运作
作 一个 控制 至 加载 和 读 这 可编程序的 标记 补偿. 如果 这 先进先出 是 配置 至 有 二 写
使能,
WEN1
必须 是 低 和 wen2 必须 是 高 至 写 数据 在 这 先进先出. 数据 将 不 是 写
在 这 先进先出 如果 这
FF
是 低. 如果 这 先进先出 是 配置 至 有 可编程序的 flags, wen2/
LD
是 使保持 低 至
Q
0
-q
8
RCLK 读 时钟 I 数据 是 读 从 这 先进先出 在 一个 低-至-高 转变 的 rclk 当
REN1
REN2
是 asserted.
REN1
读 使能 1 I
REN1
REN2
是 低, 数据 是 读 从 这 先进先出 在 每 低-至-高 转变 的 rclk. 数据
将 不 是 读 从 这 先进先出 如果 这
EF
是 低.
REN2
读 使能 2 I
REN1
REN2
是 低, 数据 是 读 从 这 先进先出 在 每 低-至-高 转变 的 rclk.
数据 将 不 是 读 从 这 先进先出 如果 这
EF
是 低.
OE
是 低, 这 数据 输出 总线 是 起作用的. 如果
OE
是 高, 这 输出 数据 总线 将 是 在 一个 高-阻抗
状态.
EF
empty 标记 O
EF
是 低, 这 先进先出 是 empty 和 更远 数据 读 从 这 输出 是 inhibited. 当
EF
is
高, 这 先进先出 是 不 empty.
EF
是 同步 至 rclk.
PAE
可编程序的 O
PAE
是 低, 这 先进先出 是 almost-empty 为基础 在 这 补偿 编写程序 在 这 先进先出. 这 default
PAE
是 同步 至 rclk.
PAF
可编程序的 O
PAF
是 低, 这 先进先出 是 almost-全部 为基础 在 这 补偿 编写程序 在 这 先进先出. 这 default
PAF
是 同步 至 wclk.
FF
全部 标记 O
FF
是 低, 这 先进先出 是 全部 和 更远 数据 写 在 这 输入 是 inhibited. 当
FF
是 高, 这 先进先出
是 不 全部.
FF
是 同步 至 wclk.
V
CC
电源 一个 3.3v volt 电源 供应 管脚.
地面 一个 0 volt 地面 管脚.
tqfp (pr32-1, 顺序 代号: pf)
顶 视图
plcc (j32-1, 顺序 代号: j)
顶 视图

RS
WEN1
WCLK
wen2/
LD
V
Q
8
Q
7
Q
6
Q
5
5
6
7
8
16
CC
D
1
PAF
PAE
REN1
RCLK
REN2
D
0
27 26 25
24
23
22
21
29 28
32 31 30
9 101112131415
D
D
D
D
D
2
3
4
5
6
D
D
7
8
4092 drw02
Q
3
Q
4
Q
2
Q
1
Q
0
EF
OE
FF
1
2
3
4
20
19
18
17
INDEX
RS
WEN1
WCLK
wen2/
LD
V
CC
Q
8
Q
7
Q
6
Q
5
5
6
7
8
9
10
11
12
13
D
1
PAF
PAE
REN1
RCLK
REN2
OE
D
0
27
26
25
24
23
22
21
29
28
432
1
32 31 30
14 15 16 17 18 19 20
D
2
D
3
D
4
D
5
D
6
D
7
D
8
Q
3
Q
4
Q
2
Q
1
Q
0
FF
EF
INDEX
4092 drw02a

资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com