1.0 系统 Overview
(持续)
最终, 这 总线 接口 单位 也 提供 信号 至 indi-
cate 总线 activity 和 控制 (optional) 数据 总线 transceiver
方向. 这 总线 方向 信号, 和 碎片 选择 continue
至 运作 correctly 在 外部 主控 accesses.
1.5 其它 在-板 PERIPHERALS
在 增加 至 那些 peripherals 和 系统 控制 elements
需要 为 系统 维护 elements, 这 NS486SXL 也
包含 一个 号码 的 i/o 控制者 和 resources 那
制造 implementing 一个 完全 embedded 系统 可能
和 just 一个 单独的-碎片 NS486SXL 控制. 这些 包含 一个
串行 UART 端口, 和 一个 MICROWIRE 或者 进入.总线 syn-
chronous 串行 总线 接口.
1.5.1 Reconfigurable i/o 线条
这 NS486SXL 支持 reconfigurable i/o. 为 例子, 如果
这 uart, 中断, 或者 其它 功能 是 不 正在 使用,
这 i/o 管脚 有关联的 和 它们 能 是 reconfigured 作
一般 目的 双向的 i/o 管脚. 向上 至 28 管脚 能 是
reconfigured 为 这个 目的. 这个 能力 制造 这
NS486SXL 极其 多功能的 和 完美的 为 支承的 dif-
ferent 终止 产品 配置 和 一个 单独的 NS486SXL
设备.
1.5.2 microwire/进入.总线 接口
这 NS486SXL microwire/进入.总线 接口 提供
为 全部 支持 的 也 这 三-线 MICROWIRE 或者 这
二-线 进入.总线 串行 接口. MICROWIRE 有 一个
alternate 时钟 phasing 选项 那 支持 这 SPI 总线 pro-
tocol 作 好. 这些 工业 标准 接口 准许 容易
接合 至 一个 宽 范围 的 低-费用 specialty memories
和 i/o 设备. 这些 包含 eeproms, srams, 计时器,
时钟 碎片, 一个/d 转换器, d/一个 转换器, 和 附带的
设备 驱动器.
1.5.3 UART 串行 端口
这 NS486SXL UART 提供 完全 NS16550 (pc
标准) 串行 communications 端口 兼容性 包含
这 效能 enhancing 16-字节 深的 先进先出. 它 执行
串行-至-并行的 转换 从 外部 设备 至 这
NS486SXL 和 并行的-至-串行 转换 从 这
NS486SXL 至 外部 peripherals. 全部 modem 控制 能
是 supported.
一个 串行 IrDA v1.0 和 hp-sir (infrared) 模式 是 也 sup-
ported, 制造 可能 低-费用 无线的 communications
在 一个 ns486sxl-为基础 系统 和 其它 无线的 在-
frared 系统.
1.6 ICE 支持
国家的 半导体 有 worked closely 和 Microtek 在-
ternational 至 提供 硬件 在-电路 emulator 支持
为 这 ns486sxl. 这 Microtek 产品 (powerpack
®
ea-
ns486) 使用 一个 特定的 bondout 版本 的 这 NS486SXL 至
deliver 一个 全部-featured 硬件 emulator 那 是 有能力 的
tracing 在 碎片 activity, 包含 附带的 中断 和 i/o
activity. 这 emulator runs 在 全部 速, 和 支持 在-
lay 记忆 和 多样的 triggers.
1.7 其它 ISSUES
NS486SXL 提供 一个 comprehensive 设置 的 在-板 pe-
ripherals. 也, 它 是 设计 至 容易地 接口 至 外部
peripherals. 在 增加 至 这个 isa-像 总线 这个 支持
isa-兼容 peripherals, 这 NS486SXL 提供 一个 在-
terface 至 一个 外部 主控 和 一个 shared 记忆 空间.
这 外部 主控 或者 auxiliary 处理器 接口 准许
低 费用 接合 至 shared 外部 记忆 belonging 至
其它 外部 masters (包含 另一 NS486SXL con-
troller).
至 程序 这 resources 的 这 ns486sxl, 一个 设置 的 内部的
控制 寄存器 exists. 这些 寄存器 提供 准确的 con-
trol 在 所有 内部的 resources 和 这 建制 的 外部
NS486SXL 控制 信号. 它 是 这 designer’s 责任
至 确保 这 恰当的 initialization 的 这 寄存器 在 这个 i/o
编排.
在 增加, 这 NS486SXL 核心 处理器 它自己 需要
一些 descriptor tables 和 initialization 参数 那
必须 是 设置 用 用户-写 开始-向上 软件.
这 NS486SXL 是 设计 从 这 地面 向上 为 最佳的
价格/效能 在 embedded 系统. 这个 制造 这
NS486SXL 这 logical 选择 作 这 根基 硬件 platform
为 executing 一个 embedded 运行 系统 kernel 此类 作
那些 有 从 Microtec 国际的, Wind river, isi,
qnx, 和 许多 其他. 任何 运行 系统 或者 real-时间
Executive 那 将 运作 在 一个 segmented 或者 flat 记忆
模型 保护 模式 环境 是 一个 合适的 complement
至 这 ns486sxl.
也, 那里 是 许多 第三 群 tool sets 那 将 准许 一个
executable 应用 至 是 建造 至 run 直接地 在 这 目标
硬件 没有 一个 o/s 环境.
www.国家的.com 6