coolrunner-ii cpld 家族
2
www.xilinx.com
ds090 (v1.7) october 2, 2003
1-800-255-7778
初步的 产品 规格
R
Ta ble 2显示 这 coolrunner-ii cpld 包装 offering
和 相应的 i/o 计数. 所有 包装 是 表面
挂载, 和 在 half 的 它们 正在 球-grid 科技.
这 过激 tiny 包装 准许 最大 函数的 capacity
在 这 smallest 可能 范围. 这 cmos 技术 使用
在 coolrunner-ii cplds 发生 minimal 热温, 准许
这 使用 的 tiny 包装 在 高-速 运作.
那里 是 在 least 二 densities 呈现 在 各自 包装
和 三 在 这 vq100 (100-管脚 1.0mm qfp) 和 tq144
(144-管脚 1.4mm qfp), 和 在 这 ft256 (256-球 1.0mm
间隔 flbga). 这 ft256 是 特别 重要的 为
slim dimensioned 可携带的 产品 和 mid- 至 高-den-
sity 逻辑 (所需的)东西.
Ta ble 3详细信息 这 分发 的 先进的 特性 横过
这 coolrunner-ii cpld 家族. 这 家族 有 uniform
基本 特性 和 先进的 特性 包含 在 densities
在哪里 它们 是 大多数 有用的. 为 例子, 它 是 非常 unlikely
那 四 i/o banks 是 需要 在 32 和 64 macrocell
部分, 但是 非常 likely 它们 是 为 384 和 512 macrocell
部分. 这 i/o banks 是 groupings 的 i/o 管脚 使用 任何
一个 的 一个 subset 的 兼容 电压 standards 那 share
这 一样 v
CCIO
水平的. (看Ta bl e 4为 一个 summary 的
coolrunner-ii i/o standards.) 这 时钟 分隔 能力
是 较少 效率高的 在 小 部分, 但是 更多 有用的 和 likely 至
是 使用 在 大 ones. datagate, 一个 能力 至 块 和
获得 输入 至 保存 电源, 是 valuable 在 大 部分, 但是
brings marginal 益处 至 小 部分.
表格 2:
coolrunner-ii cpld 家族 包装 和 i/o 计数
XC2C32 XC2C64 XC2C128 XC2C256 XC2C384 XC2C512
PC44 33 33 - - - -
VQ44 33 33 - - - -
CP56 33 45 - - - -
VQ100 - 64 80 80 - -
CP132 - - 100 106 - -
TQ144 - - 100 118 118 -
PQ208 - - - 173 173 173
FT256 - - - 184 212 212
FG324 ----240270
表格 3:
coolrunner-ii cpld 家族 特性
XC2C32 XC2C64 XC2C128 XC2C256 XC2C384 XC2C512
ieee 1532
✓✓ ✓ ✓ ✓ ✓
i/o banks 1 1 2 2 4 4
时钟 分隔 - -
✓✓✓ ✓
时钟 doubling
✓✓ ✓ ✓ ✓ ✓
DataGATE - -
✓✓✓ ✓
LVTTL
✓✓ ✓ ✓ ✓ ✓
lvcmos33, 25, 18, 和 1.5v i/o
✓✓ ✓ ✓ ✓ ✓
sstl2-1 - -
✓✓✓ ✓
sstl3-1 - -
✓✓✓ ✓
hstl-1 - -
✓✓✓ ✓
configurable 地面
✓✓ ✓ ✓ ✓ ✓
quadruple 数据 安全
✓✓ ✓ ✓ ✓ ✓
打开 流 输出
✓✓ ✓ ✓ ✓ ✓
hot plugging
✓✓ ✓ ✓ ✓ ✓