首页 | 最新需求 | 最新现货 | IC库存 | 供应商 | IC英文资料库 | IC中文资料库 | IC价格 | 电路图 | 应用资料 | 技术资料
 IC型号:
您现在的位置:首页 >  IC英文资料库 进入手机版 
 
资料编号:211266
 
资料名称:ADSP-21161NKCA-100
 
文件大小: 1019.08K
   
说明
 
介绍:
DSP Microcomputer
 
 


: 点此下载
  浏览型号ADSP-21161NKCA-100的Datasheet PDF文件第3页
3
浏览型号ADSP-21161NKCA-100的Datasheet PDF文件第4页
4
浏览型号ADSP-21161NKCA-100的Datasheet PDF文件第5页
5
浏览型号ADSP-21161NKCA-100的Datasheet PDF文件第6页
6

7
浏览型号ADSP-21161NKCA-100的Datasheet PDF文件第8页
8
浏览型号ADSP-21161NKCA-100的Datasheet PDF文件第9页
9
浏览型号ADSP-21161NKCA-100的Datasheet PDF文件第10页
10
浏览型号ADSP-21161NKCA-100的Datasheet PDF文件第11页
11
 
本平台电子爱好着纯手工中文简译:截至2020/5/17日,支持英文词汇500个
–7–rev. 一个
adsp-21161n
同步的 approach, 结合 with 这 核心 时钟 频率,
支持 数据 转移 在 一个 高throughput—up 至 400 m 字节/s
为 32-位 transfers 和 600 m 字节/s 为 48-位 transfers.
这 sdram 接口 提供 一个 glueless 接口 和
标准 sdrams—16 mb, 64mb, 128 mb, 和 256 mb—
和 包含 选项 至 支持 额外的 缓存区 在 这
adsp-21161n 和 sdram. 这 sdram 接口 是
极其 有伸缩性的 和 provides 能力 为 连接
sdrams 至 任何 一个 的 这 adsp-21161n’s 四 外部
memory banks, 和 向上 至 所有 四 banks 编排 至 sdram.
系统 和 一些 sdram 设备 连接 在 并行的 将
需要 buffering 至 满足 整体的 系统 定时 (所需的)东西.
这 adsp-21161n 支持 pipelining 的 这 地址 和
控制 信号 至 使能 此类 buffering 在 它自己 和
多样的 sdram 设备.
目标 板 jtag emulator 连接器
相似物 设备 dsp tools 产品 线条 的 jtag emulators 使用
这 ieee 1149.1 jtag 测试 进入 端口 的 这 adsp-21161n
处理器 至 监控 和 control 这 目标 板 处理器
在 emulation. 相似物 设备 dsp tools 产品 线条 的
jtag emulators 提供 emulation 在 全部 处理器 速,
准许 inspection 和 修改 的 记忆, 寄存器, 和
处理器 stacks. 这 处理器’s jtag 接口 确保 那 这
emulator 将 不 影响 目标 系统 加载 或者 定时.
为 完全 信息 在 sharc 相似物 设备 dsp
tools 产品 线条 的 jtag emulator 运作, 看 这 appro-
priate emulator 硬件 用户’s 手册. 为 详细地 infor-
mation 在 这 接合 的 相似物 设备 jtag emulators
和 相似物 设备 dsp 产品 和 jtag emulation 端口,
请 谈及 至 engineer 至 engineer 便条
ee-68: 相似物 设备
jtag emulation 技术的 涉及
. 两个都 的 这些 documents 能
是 建立 在 这 相似物 设备 网站:
http://www.相似物.com/dsp/tech_docs.html
dma 控制
这 adsp-21161n’s 在-碎片 dma 控制 使能 零-
overhead 数据 transfers 没有 处理器 intervention. 这
dma 控制 运作 independently 和 invisibly 至 这
处理器 核心, 准许 dma operations 至 出现 当 这 核心
是 同时发生地 executing它的 程序 说明. dma
transfers 能 出现 在 这 adsp-21161n’s 内部的
记忆 和 外部 记忆, 外部 peripherals, 或者 一个 host
处理器. dma transfers 能 也 出现 在 这 adsp-
21161n’s 内部的 记忆 和 它的 串行 端口, link 端口, 或者 这
spi-兼容 (串行 附带的 接口) 端口. 外部 总线
包装 和 unpacking 的 32-, 48-, 或者 64-位 words 在 内部的
记忆 是 执行 在 dma transfers 从 也 8-,
16-, 或者 32-位 宽 外部 记忆. fourteen 途径 的 dma
是 有 在 这 adsp-21161n—two 是 shared 在 这
spi 接口 和 这 link 端口, 第八 通过 这 串行 端口, 和
四 通过 这 处理器’s 外部端口 (为 host 处理器, 其它
adsp-21161ns, 记忆, 或者 i/o transfers). programs 能 是
下载 至 这 adsp-21161n 使用 dma transfers. asyn-
chronous 止-碎片 peripherals能 控制 二 dma 途径
使用 dma 要求/grant 线条 (
DMAR2–1
,
DMAG2–1
).
其它 dma 特性 包含 中断 一代 在之上 comple-
tion 的 dma transfers, 和 dma chaining 为 自动 linked
dma transfers.
Multiprocessing
这 adsp-21161n 提供 powerful 特性 tailored 至
multiprocessing dsp 系统. the 外部 端口 和 link 端口
提供 整体的 glueless multiprocessing support.
这 外部 端口 支持一个 unified 地址 空间 (看图示 2
在 页 6) 那 使能 直接 interprocessor accesses 的 各自
adsp-21161n’s 内部的 记忆-编排 (i/o 处理器) reg-
isters. 所有 其它 内部的 记忆 能 是 indirectly accessed 通过
dma transfers initiated 通过 这 程序编制 的 这 iop dma
参数 和 控制 寄存器. distributed 总线 arbitration 逻辑
是 包含 在-碎片 为 简单的,glueless 连接 的 系统
containing 向上 至 六 adsp-21161ns 和 一个 host 处理器.
主控 处理器 改变 在 incurs 仅有的 一个 循环 的 overhead.
总线 arbitration 是 可选择的 作 也 fixed 或者 rotating priority.
总线 锁 使能 indivisible 读-modify-写 sequences 为
semaphores. 一个 vector 中断是 提供 为 interprocessor
commands. 最大 throughput为 interprocessor 数据
转移 是 400 m 字节/s 在 这 外部 端口.
二 link 端口 提供 一个 第二 方法 的 multiprocessing com-
munications. 各自 link 端口 能 支持 communications 至
另一 adsp-21161n. 这 adsp-21161n, 运动 在
100 mhz, 有 一个 最大 throughput 为 interprocessor com-
munications 在 这 links 的 200 m 字节/s. 这 link 端口 和
cluster multiprocessing 能 是 使用 concurrently 或者
independently.
link 端口
这 adsp-21161n 特性 二 8-位 link 端口 那 提供
额外的 i/o 能力. 和这 能力 的 运动 在
100 mhz, 各自 link 端口 能 支持 100 m 字节/s. link 端口
i/o 是 特别 有用的 为 要点-至-要点 interprocessor commu-
nication 在 multiprocessing systems. 这 link 端口 能 运作
independently 和 同时发生地, 和 一个 最大 数据
throughput 的 200 m 字节/s. link端口 数据 是 packed 在
48- 或者 32-位 words 和 能 是 directly 读 用 这 核心 处理器
图示 3. 外部 数据 排成直线 选项
DAT一个 1 5–0
15 8 7 0
L1DATA7–0
DATa15-8
L0DATA7–0
DATA7–0
16-biT PACKED DMA 数据
16-biT PACKED instruc-
TION 执行
FLOAT 或者 fixed, d31–d0,
32-位 PA CKED
32-位 PA CKED instruc-
TION
EXTRA DA TA 线条 DATA15–0 AR E 仅有的 ACCESSIBLE 如果 LINK 端口S
无能. ENABLE 这些 额外的 数据 LINKS 选择-
ING IP交流
K1–0 = 01INSYSCOn.
48-位 INSTRUCTION FETCH
(非 包装)
47 40 39 32 31 24 23 16
DATA4 7–1 6
8-位 PACKED DMA D ATA
8-biT PACKED INSTRUCTION
执行
PROM
BO O T
便条:
资料评论区:
点击回复标题作者最后回复时间

标 题:
内 容:
用户名:
手机号:    (*未登录用户需填写手机号,手机号不公开,可用于网站积分.)
      
关于我们 | 联系我们
电    话13410210660             QQ : 84325569   点击这里与集成电路资料查询网联系
联系方式: E-mail:CaiZH01@163.com