adsp-21161n
–4– rev. 一个
这 adsp-21161n 持续 sharc’s 工业-leading
standards 的 integration 为 dsps, 结合 一个 高 效能
32-位 dsp 核心 和 整体的, 在-碎片 系统 特性. 这些
特性 包含 一个 1 m 位 双 ported sram 记忆, host
处理器 接口, i/o 处理器 那 支持 14 dma
途径, 四 串行 端口, two link 端口, sdram 控制,
spi 接口, 外部 并行的 总线, 和 glueless multiprocessing.
这 块 图解 的 这 adsp-21161n在 页 1illustrates
这 下列的 architectural 特性:
•
二 处理 elements, 各自m一个deupof一个n一个Lu,Mul-
tiplier, shifter, 和 数据 寄存器 文件
•
数据 地址 发生器 (dag1, dag2)
•
程序 sequencer 和操作指南 cache
•
pm 和 dm buses 有能力 的 支承的 四 32-位 数据
transfers 在 记忆 和 这 核心 每 核心
处理器 循环
•
间隔 计时器
•
在-碎片 sram (1 m 位)
•
sdram 控制 为 glueless 接口 至 sdrams
•
外部 端口 那 supports:
•
接合 至 止-碎片记忆 peripherals
•
glueless multiprocessing 支持 为 六 adsp-
21161n sharcs
•
host 端口 读/写 的 iop 寄存器
•
dma 控制
•
四 串行 端口
•
Twolinkpor ts
•
spi 兼容 接口
•
jtag 测试 进入 端口
•
12 一般-目的 i/o 管脚
图示 1显示 一个 典型 单独的-处理器 系统. 一个 multiprocess-
ing 系统 呈现 在图示 4 在 页 8.
图示 1. 系统 图解
DMA 设备
(optional)
数据
CLKOUT
dmar2-1
dmag2-1
地址
数据
HOST
处理器
接口
(optional)
3
12
时钟
CLKIN
XTAL
irq2-0
2
clk_cfg1-0
EBOOT
LBOOT
flag11-0
TIMEXP
CLKDBL
重置 JTAG
7
SBTS
adsp-21161n
BMS
LINK
设备
(2 最大值)
(optional)
LXCLK
LXACK
lxdat7-0
SCLK0
D0B
D0A
FS0
串行
设备
(optional)
CS
激励
非易失存储器
(optional)
地址
记忆
和
PERIPHERALS
(optional)
OE
数据
CS
RD
RAS
ACK
br6-1
RPBA
id2-0
PA
HBG
HBR
SDWE
ms3-0
WR
data47-16
数据
地址
CS
ACK
我们
addr23-0
D
一个
T
一个
C
O
N
T
R
O
L
一个
D
D
R
E
S
S
BRST
SDRAM
(optional)
SCLK1
D1B
D1A
FS1
串行
设备
(optional)
SCLK2
D2B
D2A
FS2
串行
设备
(optional)
SCLK3
D3B
D3A
FS3
串行
设备
(optional)
SPICLK
MISO
MOSI
SPIDS
SPI
兼容
设备
(host 或者 从动装置)
(optional)
数据
CAS
RAS
DQM
我们
地址
CS
A10
CKE
CLK
DQM
CAS
REDY
SDCKE
SDA10
SDClk1-0
RSTOUT