adsp-21161n
–8– rev. 一个
或者 dma-transferred 至 在-碎片 记忆. 各自 link 端口 有 它的
自己的 翻倍-缓冲 输入 和 输出 寄存器. 时钟/acknowl-
边缘 handshaking 控制 link 端口 transfers. transfers 是
可编程序的 作 也 transmit 或者 receive.
串行 端口
这 adsp-21161n 特性 四 同步的 串行 端口 那
提供 一个 inexpensive 接口 至 一个 宽 多样性 的 数字的 和
mixed-信号 附带的 设备. 各自 串行 port 是 制造 向上 的
二 数据 线条, 一个 时钟 和 frame 同步. 这 数据 线条 能 是
编写程序 至 也 transmit 或者 receive.
图示 4. shared 记忆multiprocessing 系统
ACK
OE
地址
数据
CS
我们
GLOBAL
记忆
和
PERIPHERALS
(optional)
C
O
N
T
R
O
L
adsp-21161n #1
addr23-0
控制
adsp-21161n #3
id2-0
重置
CLKIN
3
adsp-21161n #4
时钟
地址
数据
SDRAM
(optional)
CS
地址
数据
激励
非易失存储器
(optional)
id2-0
重置
CLKIN
C
O
N
T
R
O
L
一个
D
D
R
E
S
S
D
一个
T
一个
C
O
N
T
R
O
L
一个
D
D
R
E
S
S
D
一个
T
一个
控制
adsp-21161n #2
id2-0
重置
CLKIN
2
1
地址
数据
HOST
处理器
接口
(optional)
我们
RAS
CAS
DQM
CLK
A10
CKE
CS
data47-16
SDWE
RAS
CAS
DQM
sdclk1-0
SDA10
SDCKE
br6-2
RD
ms3-0
SBTS
CS
ACK
BR1
REDY
HBG
HBR
WR
BMS
addr23-0
重置
data47-16
addr23-0
data47-16