K4S161622D cmos sdram
1. 参数 取决于 在 编写程序 cas latency.
2. 如果 时钟 rising 时间 是 变长 比 1ns, (tr/2-0.5)ns 应当 是 增加 至 这 参数.
3. assumed 输入 上升 和 下降 时间 (tr &放大; tf)=1ns.
如果 tr &放大; tf 是 变长 比 1ns, 瞬时 时间 补偿 应当 是 考虑,
i.e., [(tr + tf)/2-1]ns 应当 是 增加 至 这 参数.
便条 :
交流 特性
(交流 运行 情况 除非 否则 指出)
参数 标识
-55 -60 -70 -80 -10
单位 便条
最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值 最小值 最大值
clk 循环 时间
cas latency=3
tCC
5.5
1000
6
1000
7
1000
8
1000
10
1000 ns 1
cas latency=2 - - 8.7 10 12
clk 至 有效的
输出 延迟
cas latency=3
tSAC
- 5 - 5.5 - 5.5 - 6 - 6
ns 1, 2
cas latency=2 - - - - - 7.7 - 6 - 8
输出 数据 tOH 2 - 2.5 - 2.5 - 2.5 - 2.5 - ns 2
clk 高 脉冲波 宽度
cas latency=3
tCH
2
-
2.5
- 3 - 3 - 3.5 - ns 3
cas latency=2
- -
clk 低 脉冲波 宽度
cas latency=3
tCL
2
-
2.5
- 3 - 3 - 3.5 - ns 3
cas latency=2
-
输入 建制 时间
cas latency=3
tSS
1.5
-
1.5
-
1.75
- 2 - 2.5 - ns 3
cas latency=2
- -
2.5
输入 支撑 时间 tSH 1 - 1 - 1 - 1 - 1 - ns 3
clk 至 输出 在 低-z tSLZ 1 - 1 - 1 - 1 - 1 - ns 2
clk 至 输出
在 hi-z
cas latency=3
tSHZ
- 5 - 5.5 - 5.5 - 6 - 6
ns
cas latency=2 - - - - - 7.7 - 6 - 8
2. 最小 延迟 是 必需的 至 完全 写.
3. 所有 部分 准许 每 循环 column 地址 改变.
4. 在 情况 的 行 precharge 中断, 自动 precharge 和 读 burst 停止.
5. 也, supported trdl=2clk 为 - 55/60 部分 这个 是 distinguished 用 bucket 代号 "j".
从 这 next 一代, trdl 将 是 仅有的 2clk 为 每 时钟 频率.
参数 标识
版本
单位
-55 -60 -70 -80 -10
clk 循环 时间 tcc(最小值) 5.5 6 7 8 10 ns
行 起作用的 至 行 起作用的 延迟 trrd(最小值) 11 12 14 16 20 ns
RAS至CAS延迟 trcd(最小值) 16.5 18 17.4 20 20 ns
行 precharge 时间 trp(最小值) 16.5 18 17.4 20 20 ns
行 起作用的 时间
tras(最小值) 38.5 42 43.5 48 48 ns
tras(最大值) 100 美国
行 循环 时间 tRC(最小值) 55 60 60.9 70 70 ns